English
Language : 

S6E2HE4E0A Datasheet, PDF (106/164 Pages) –
初版
S6E2HE 系列
12.4.11 CSIO 时序
同步串行模式(SPI = 0,SCINV = 0)
参数
串行时钟周期时间
SCK 下降沿到 SOT 延迟时间
SIN 到 SCK 上升沿建立时间
SCK 上升沿到 SIN 保持时间
串行时钟低电平脉宽
串行时钟高电平脉宽
SCK 下降沿到 SOT 延迟时间
SIN 到 SCK 上升沿建立时间
SCK 上升沿到 SIN 保持时间
SCK 下降时间
SCK 上升时间
符号
tSCYC
tSLOVI
tIVSHI
tSHIXI
tSLSH
tSHSL
tSLOVE
tIVSHE
tSHIXE
tF
tR
引脚名称
SCKx
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx
SCKx
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx
SCKx
条件
内部移位时钟
外部移位时钟
VCC < 4.5 V
最小值 最大值
4tCYCP
–
- 30
+ 30
50
–
0
–
2tCYCP - 10
–
tCYCP + 10
–
–
50
10
–
20
–
–
5
–
5
(VCC = 2.7 V ~ 5.5 V,VSS = 0 V)
VCC ≥ 4.5 V
最小值 最大值
4tCYCP
–
单位
ns
- 20
+ 20
ns
30
–
ns
0
–
ns
2tCYCP - 10
–
ns
tCYCP + 10
–
ns
–
30
ns
10
–
ns
20
–
ns
–
5
ns
–
5
ns
注意:
− 上述特性适用于 CLK 同步模式。
− tCYCP 指的是 APB 总线时钟周期时间。
有关多功能串行接口挂接的 APB 总线编号的详细信息,请参考第 8 章框图的内容。
− 这些特性只对相同重定位端口编号有效。
例如,对 SCLKx_0 和 SOTx_1 的组合为无效。
− 外部负载电容 CL 为 30 pF。
文档编号:002-00219 版本**
页 106/164