English
Language : 

XC4000 Datasheet, PDF (19/22 Pages) Xilinx, Inc – Third Generation Field-Programmable Gate Arrays
XC4013/XC4013D Pinouts (continued)
Pin
Description
GND
I/O
I/O
I/O
I/O
I/O
I/O
-
I/O
I/O
VCC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
SGCK3 (I/O)
GND
-
DONE
-
-
VCC
-
PROG
I/O (D7)
PGCK3 (I/O)
I/O
I/O
I/O
I/O
I/O (D6)
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
VCC
I/O (D5)
I/O (CSO)
-
I/O
I/O
I/O
I/O
I/O (D4)
I/O
VCC
Boundary
PQ160 MQ208 PG223 BG225 PQ240 Scan Order
61
79
K15
R8
91
-
62
80
K16
L8
92
367
63
81
K17 M9
93
370
64
82
K18
P9
94
373
65
83
L18
R9
95
376
-
84
L17
K8
96
379
-
85
L16
L9
97
382
-
-
-
-
98*
-
-
-
L15
K9
99
385
-
-
M15
N9
100
388
-
-
-
-
101
-
66
86 M18 P10 102
391
67
87 M17 L10 103
394
68
88
N18 N10 104
397
69
89
P18 K10 105
400
70
90 M16 R11 106
-
-
-
N15 N11 107
403
-
-
P15 P11 108
406
-
91
N17 M10 109
409
-
92
R18 P12 110
412
71
93
T18 R12 111
415
72
94
P17 N12 112
418
73
95
N16 K12 113
421
74
96
T17 P13 114
424
75
97
R17 R13 115
427
76
98
P16 P14 116
430
77
99
U18 K13 117
433
78
100 T16 M13 118
0
79
101 R16 R15 119
-
-
102*
-
-
-
-
80
103 U17 R14 120
-
-
104*
-
-
-
-
-
105*
-
-
-
-
81
106 R15 K15 121
-
-
107*
-
-
-
-
82
108 V18 P15 122
-
83
109 T15 N14 123
439
84
110 U16 L13 124
442
85
111 T14 N13 125
445
86
112 U15 N15 126
448
-
-
R14 M11 127
451
-
-
R13 M14 128
454
87
113 V17 M12 129
457
88
114 V16 M15 130
460
89
115 T13 L11 131
463
90
116 U14 J12 132
466
-
117 V15 L14 133
469
-
118 V14 L12 134
472
91
119 T12 L15 135
-
-
-
R12 J13 136
475
-
-
R11 K14 137
478
92
120 U13 K11 138
481
93
121 V13 H11 139
484
-
-
-
-
140
-
94
122 U12 J14 141
487
95
123 V12 H12 142
490
-
-
-
-
143*
-
-
124 T11 J10 144
493
-
125 U11 J11 145
496
96
126 V11 J15 146
499
97
127 V10 H13 147
502
98
128 U10
J9
148
505
99
129 T10
H9
149
508
100 130 R10 H14 150
-
* Indicates unconnected package pins.
Pin
Boundary
Description
PQ160 MQ208 PG223 BG225 PQ240 Scan Order
GND
101 131
R9
H15 151
-
I/O (D3)
102 132
T9
H10 152
511
I/O (RS)
103 133
U9
G12 153
514
I/O
104 134 V 9 G14 154
517
I/O
105 135 V 8 G15 155
520
I/O
-
136
U8
G9
156
523
I/O
-
137
T8
G11 157
526
-
-
-
-
-
158*
-
I/O (D2)
106 138 V 7 G10 159
529
I/O
107 139
U7
G13 160
532
VCC
-
-
-
-
161
-
I/O
108 140
V6
F14 162
535
I/O
109 141
U6
F11 163
538
I/O
-
-
R8
F13 164
541
I/O
-
-
R7
F10 165
544
GND
110 142
T7
E15 166
-
I/O
-
-
R6
E14 167
547
I/O
-
-
R5
F12 168
550
I/O
-
143 V 5 D14 169
553
I/O
-
144
V4
E12 170
556
I/O
111 145
U5
D15 171
559
I/O
112 146
T6
D13 172
562
I/O (D1)
113 147
V3
E13 173
565
I/O (RCLK-BUSY/RDY) 114 148 V 2 C13 174
568
I/O
115 149
U4
C15 175
571
I/O
116 150
T5
C14 176
574
I/O (D0, DIN)
117 151
U3
D10 177
577
SGCK4 (DOUT, I/O) 118 152
T4
C11 178
580
CCLK
119 153 V 1 B15 179
-
VCC
120 154
R4
F15 180
-
-
-
155*
-
-
-
-
-
-
156*
-
-
-
-
-
-
157*
-
-
-
-
-
-
158*
-
-
-
-
TD0
121 159
U2
A14 181
-
GND
122 160
R3
A15 182
-
I/O (A0, WS)
123 161
T3
C12 183
2
PGCK4 (I/O, A1)
124 162
U1 C10 184
5
I/O
125 163
P3
B14 185
8
I/O
126 164
R2
A13 186
11
I/O (CS1, A2)
127 165
T2
B13 187
14
I/O (A3)
128 166
N3
B12 188
17
I/O
-
-
P4 D12 189
20
I/O
-
-
N4 A12 190
23
I/O
129 167
P2
E11 191
26
I/O
130 168
T1
D9
192
29
I/O
-
169
R1
B11 193
32
I/O
-
170
N2
D11 194
35
-
-
-
-
-
195*
-
GND
131 171 M3 A11 196
-
I/O
132 172
P1
C9
197
38
I/O
133 173
N1
B10 198
41
I/O
-
-
M4 E10 199
44
I/O
-
-
L4
D8
200
47
VCC
-
-
-
-
201
-
I/O (A4)
134 174 M2
B9
202
50
I/O (A5)
135 175
M1
C8
203
53
-
-
-
-
-
204*
-
I/O
-
176
L3
F9
205
56
I/O
136 177
L2
E9
206
59
I/O
137 178
L1
A9
207
62
I/O
138 179
K1
B8
208
65
I/O (A6)
139 180
K2
H8
209
68
I/O (A7)
140 181
K3
G8
210
71
GND
141 182
K4
A8
211
-
Boundary Scan Bit 0 = TDO.T
Boundary Scan Bit 1 = TDO.O
Boundary Scan Bit 583 = BSCAN.UPD
2-65