English
Language : 

XC4000 Datasheet, PDF (16/22 Pages) Xilinx, Inc – Third Generation Field-Programmable Gate Arrays
XC4000 Logic Cell Array Family
XC4010/XC4010D Pinouts
Pin
††
*** Boundary
Description PC84 PQ160 PG191 PQ208 BG225 Scan Order
VCC
2
142
J4
183
D8
-
I/O (A8)
3
143
J3 184
E8
62
I/O (A9)
4
144
J2 185
B7
65
I/O
-
145
J1
186
A7
68
I/O
-
146
H1
187
C7
71
I/O
-
-
H2
188
D7
74
I/O
-
-
H3
189
E7
77
I/O (A10)
5
147
G1 190
A6
80
I/O (A11)
6
148
G2 191
B6
83
I/O
-
149
F1
192
A5
86
I/O
-
150
E1
193
B5
89
GND
-
151
G3
194
**
-
I/O
-
-
F2
195
D6
92
I/O
-
-
D1
196
C5
96
I/O
-
152
C1 197
A4
98
I/O
-
153
E2
198
E6
101
I/O (A12)
7
154
F3
199
B4
104
I/O (A13)
8
155
D2 200
D5
107
I/O
-
156
B1
201
B3
110
I/O
-
157
E3
202
F6
113
I/O (A14)
9
158
C2 203
A2
116
SGCK1 (A15, I/O) 10
159
B2
204
C3
119
VCC
11
160
D3
205
B2
-
-
-
-
-
206*
-
-
-
-
-
-
207*
-
-
-
-
-
-
208*
-
-
-
-
-
-
1*
-
-
GND
12
1
D4
2
A1
-
-
-
-
-
3*
-
-
PGCK1 (A16, I/O) 13
2
C3
4
D4
122
I/O (A17)
14
3
C4
5
B1
125
I/O
-
4
B3
6
C2
128
I/O
-
5
C5
7
E5
131
I/O (TDI)
15
6
A2
8
D3
134
I/O (TCK)
16
7
B4
9
C1
137
I/O
-
8
C6
10
D2
140
I/O
-
9
A3
11
G6
143
I/O
-
-
B5
12
E4
146
I/O
-
-
B6
13
D1
149
GND
-
10
C7
14
**
-
I/O
-
11
A4
15
F5
152
I/O
-
12
A5
16
E1
155
I/O (TMS)
17
13
B7
17
F4
158
I/O
18
14
A6
18
F3
161
I/O
-
-
C8
19
G4
164
I/O
-
-
A7
20
G3
167
I/O
-
15
B8
21
G2
170
I/O
-
16
A8
22
G1
173
I/O
19
17
B9
23
G5
176
I/O
20
18
C9
24
H3
179
GND
21
19
D9
25
H2
-
VCC
22
20
D10
26
H1
-
I/O
23
21
C10
27
H4
182
I/O
24
22
B10
28
H5
185
I/O
-
23
A9
29
J2
188
* Indicates unconnected package pins.
** The following BGA225 balls are connected to ground:
F8, G7, G8, G9, H6, H7, H8, H9, H10, J7, J8, J9, K8
*** The following BG225 balls are unconnected:
E3, E2, F1, F2, J5, K1, L2, K4, P5, L6, N7, P7, R10, P10, M10,
N11, N15, M14, L15, K12, G10, E15, E14, F12, F9, D11, C10,
B10, C6, F7, A3, C4
† Contributes only one bit (.i) to the boundary scan register.
†† XC4010 only. PG191 package not available for XC4010D
Pin
Description
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
SGCK2 (I/O)
OM(M1 1)
GND
I M(M00)
-
-
-
-
VCC
I M(M22)
PGCK2 (I/O)
I/O (HDC)
I/O
I/O
I/O
I/O (LDC)
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O (ERR, INIT)
VCC
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
PC84
-
-
-
25
26
-
-
-
-
-
-
-
27
-
-
-
28
29
30
31
32
-
-
-
-
33
34
35
36
-
-
-
37
-
-
-
-
-
-
-
38
39
-
-
-
-
40
41
42
43
44
45
-
-
-
-
46
PQ160 PG191 PQ208
24
A10
30
-
A11
31
-
C11 32
25
B11
33
26
A12
34
27
B12
35
28
A13
36
29
C12
37
-
B13
38
-
A14
39
30
A15
40
31
C13
41
32
B14
42
33
A16
43
34
B15
44
35
C14
45
36
A17
46
37
B16
47
38
C15
48
39
D15
49
40
A18
50
-
-
51*
-
-
52*
-
-
53*
-
-
54*
41
D16
55
42
C16
56
43
B17
57
44
E16
58
45
C17
59
46
D17
60
47
B18
61
48
E17
62
49
F16
63
50
C18
64
-
D18
65
-
F17
66
51
G16
67
52
E18
68
53
F18
69
54
G17
70
55
G18
71
-
H16 7 2
-
H17 7 3
56
H18
74
57
J18
75
58
J17
76
59
J16
77
60
J15
78
61
K15
79
62
K16
80
63
K17
81
64
K18
82
65
L18
83
-
L17
84
-
L16
85
66 M18 86
***
BG225
J1
J3
J4
K2
K3
J6
L1
**
L3
M1
K5
M2
L4
N1
M3
N2
K6
P1
N3
**
P2
-
-
-
-
R1
M4
R2
P3
L5
N4
R3
P4
K7
M5
R4
N5
**
R5
M6
N6
P6
R6
M7
R7
L7
N8
P8
R8
M8
L8
P9
R9
N9
M9
L9
N10
Boundary
Scan Order
191
194
197
200
203
206
209
-
212
215
218
221
224
227
230
233
236
239
242
-
245†
-
-
-
-
-
246†
247
250
253
256
259
262
265
268
271
274
-
277
280
283
286
289
291
295
298
301
304
-
-
307
310
313
316
319
322
325
2-62