English
Language : 

M13S128324A Datasheet, PDF (3/49 Pages) Elite Semiconductor Memory Technology Inc. – 1M x 32 Bit x 4 Banks Double Data Rate SDRAM
ESMT
Functional Block Diagram
CLK
CLK
CKE
Clock
Generator
Address
Mode Register &
Extended Mode
Register
Row
Address
Buffer
&
Refresh
Counter
CS
RAS
CAS
WE
Column
Address
Buffer
&
Refresh
Counter
M13S128324A
Bank D
Bank C
Bank B
Bank A
Sense Amplifier
Column Decoder
Data Control Circuit
DM
DQ
Pin Arrangement
CLK, CLK
144(12x12) FBGA
DLL
DQS
2
B DQS0
3
DM0
4
VSSQ
5
DQ3
6
DQ2
7
DQ0
8
DQ31
9
DQ29
10
DQ28
11
VSSQ
12
DM3
13
DQS3
C DQ4 VDDQ NC
VDDQ DQ1 VDDQ VDDQ DQ30 VDDQ NC
VDDQ DQ27
D DQ6 DQ5 VSSQ VSSQ VSSQ VDD VDD VSSQ VSSQ VSSQ DQ26 DQ25
E DQ7 VDDQ VDD VSS VSSQ VSS VSS VSSQ VSS VDD VDDQ DQ24
F DQ17
G DQ19
H DQS2
J DQ21
K DQ22
DQ16
DQ18
DM2
DQ20
DQ23
VDDQ
VDDQ
NC
VDDQ
VSSQ
VSSQ
VSSQ
VSSQ
VSS
Thermal
VSS
Thermal
VSS
Thermal
VSS
Thermal
VDDQ VSSQ VSS
VSS
Thermal
VSS
Thermal
VSS
Thermal
VSS
Thermal
VSS
VSS
Thermal
VSS
Thermal
VSS
Thermal
VSS
Thermal
VSS
VSS
Thermal
VSS
Thermal
VSS
Thermal
VSS
Thermal
VSS
VSSQ VDDQ
VSSQ VDDQ
VSSQ NC
VSSQ VDDQ
VSSQ VDDQ
DQ15
DQ13
DM1
DQ11
DQ9
DQ14
DQ12
DQS1
DQ10
DQ8
L CAS
WE
VDD VSS
A10
VDD VDD
NC
VSS VDD
NC
NC
M RAS
NC
NC
BA1
A2
AN1C1
A9
A5
NC
CK
CK
NC
N CS
NC
BA0
A0
A1
A3
A4
A6
A7 A8/AP CKE VREF
DQS
Elite Semiconductor Memory Technology Inc.
Publication Date : May. 2007
Revision : 1.8
3/49