English
Language : 

TMS320DM8148 Datasheet, PDF (35/343 Pages) Texas Instruments – TMS320DM814x DaVinci™ Digital Media Processors
www.ti.com
TMS320DM8148, TMS320DM8147
SPRS647 – MARCH 2011
TV_OUT1
TV_RSET
TV_OUT0
VOUT[1]_B_CB_C[3]/
EMAC[1]_MRCLK/
VIN[1]A_D[0]/
UART4_CTS/
GP3[0]
VOUT[1]_B_CB_C[8]/
EMAC[1]_MRXD[4]/
VIN[1]A_D[5]/
I2C[3]_SCL/
GP3[5]
VOUT[1]_G_Y_YC[6]/
EMAC[1]_GMTCLK/
VIN[1]A_D[11]/
GP3[10]
VSS
AH
TV_VFB1
TV_VFB0
VSS
VOUT[1]_B_CB_C[1]/
CAM_HS/
GPMC_A[9]/
UART2_RXD/
GP0[26]
I2C[1]_SDA/
HDMI_SDA
I2C[1]_SCL/
HDMI_SCL
VOUT[1]_CLK/
EMAC[1]_MTCLK/
VIN[1]A_HSYNC/
GP2[28]
VOUT[1]_B_CB_C[4]/
EMAC[1]_MRXD[0]/
VIN[1]A_D[1]/
UART4_RXD/
GP3[1]
VOUT[1]_B_CB_C[5]/
EMAC[1]_MRXD[1]/
VIN[1]A_D[2]/
UART4_TXD/
GP3[2]
VOUT[1]_G_Y_YC[5]/
EMAC[1]_MRXDV/
VIN[1]A_D[10]/
GP3[9]
VOUT[1]_G_Y_YC[7]/
EMAC[1]_MTXD[0]/
VIN[1]A_D[12]/
GP3[11]
VOUT[1]_G_Y_YC[8]/
EMAC[1]_MTXD[1]/
VIN[1]A_D[13]/
GP3[12]
VOUT[1]_R_CR[4]/
EMAC[1]_MTXD[3]/
VIN[1]A_D[15]/
SPI[3]_SCS[1]/
GP3[14]
VOUT[1]_G_Y_YC[2]/
GPMC_A[13]/
VIN[1]A_D[21]/
HDMI_SCL/
SPI[2]_SCS[2]/
I2C[2]_SCL/
GP3[20]
VOUT[1]_R_CR[2]/
GPMC_A[15]/
VIN[1]A_D[23]/
HDMI_HPDET/
SPI[2]_D[1]/
GP3[22]
VOUT[1]_R_CR[3]/
GPMC_A[14]/
VIN[1]A_D[22]/
HDMI_SDA/
AG
SPI[2]_SCLK/
I2C[2]_SDA
GP3[21]
VOUT[1]_B_CB_C[2]/
GPMC_A[0]/
VIN[1]A_D[7]/
HDMI_CEC/
AF
SPI[2]_D[0]/
GP3[30]
GPMC_A[18]/
TIM2_IO/
AE
GP1[13]
VOUT[1]_B_CB_C[0]/
CAM_VS/
GPMC_A[10]/
UART2_TXD/
GP0[27]
VOUT[1]_B_CB_C[6 ]/
EMAC[1]_MRXD[2]/
VIN[1]A_D[3]/
UART3_RXD/
GP3[3]
VOUT[1]_G_Y_YC[9]/
EMAC[1]_MTXD[2]/
VIN[1]A_D[14]/
GP3[13]
GPMC_A[16]/
GP2[5]
GPMC_A[20]/
SPI[2]_SCS[1]/
AD
GP1[15]
VIN[0]A_FLD/
CAM_D[5]/
GP0[20]
VOUT[1]_R_CR[0]/
CAM_D[0]/
GPMC_A[8]/
UART4_RTS/
GP0[25]
VOUT[1]_AVID/
EMAC[1]_MRXER/
VIN[1]A_CLK/
UART4_RTS/
TIM6_IO/
GP2[31]
VOUT[1]_FLD/
CAM_FLD/
CAM_WE/
GPMC_A[11]/
UART2_CTS/
GP0[28]
VOUT[1]_VSYNC/
EMAC[1]_MCRS/
VIN[1]A_FLD/
VIN[1]A_DE/
SPI[3]_D[0]/
UART3_CTS/
GP2[30]
VOUT[1]_G_Y_YC[3]/
EMAC[1]_MRXD[6]/
VIN[1]A_D[8]/
GP3[7]
VOUT[1]_HSYNC/
EMAC[1]_MCOL/
VIN[1]A_VSYNC/
SPI[3]_D[1]/
UART3_RTS/
GP2[29]
VOUT[1]_B_CB_C[9]/
EMAC[1]_MRXD[5]/
VIN[1]A_D[6]/
I2C[3]_SDA/
GP3[6]
VOUT[1]_R_CR[9]/
EMAC[1]_MTXEN/
VIN[1]A_D[20]/
UART5_TXD/
GP3[19]
VOUT[1]_B_CB_C[7]/
EMAC[1]_MRXD[3]/
VIN[1]A_D[4]/
UART3_TXD/
GP3[4]
VOUT[1]_R_CR[6]/
EMAC[1]_MTXD[5]/
VIN[1]A_D[17]/
SPI[3]_D[1]/
GP3[16]
GPMC_D[15]/
BTMODE[15]
VOUT[1]_R_CR[5]/
EMAC[1]_MTXD[4]/
VIN[1]A_D[16]/
SPI[3]_SCLK/
GP3[15]
GPMC_A[23]/
SPI[2]_SCLK/
HDMI_HPDET/
TIM5_IO/
GP1[18]
GPMC_D[10]/
BTMODE[10]
GPMC_A[19]/
TIM3_IO/
GP1[14]
GPMC_A[22]/
SPI[2]_D[1]/
HDMI_CEC/
TIM4_IO/
GP1[17]
GPMC_D[11]/
BTMODE[11]
GPMC_D[8]/
BTMODE[8]
GPMC_A[21]/
SPI[2]_D[0]/
AC
GP1[16]
GPMC_D[9]/
BTMODE[9]
AB
GPMC_D[5]/
BTMODE[5]
AA
GPMC_D[1]/
BTMODE[1]
Y
VOUT[1]_G_Y_YC[4]/
EMAC[1]_MRXD[7]/
VIN[1]A_D[9]/
GP3[8]
VOUT[1]_R_CR[8]/
EMAC[1]_MTXD[7]/
VIN[1]A_D[19]/
UART5_RXD/
GP3[18]
GPMC_D[3]/
BTMODE[3]
GPMC_WAIT[0]/
GPMC_A[26]/
EDMA_EVT0/
W
GP1[31]
VOUT[1]_R_CR[7]/
EMAC[1]_MTXD[6]/
VIN[1]A_D[18]/
SPI[3]_D[0]/
GP3[17]
GPMC_A[17]/
GP2[6]
GPMC_D[14]/
BTMODE[14]
GPMC_D[7]/
BTMODE[7]
GPMC_D[4]/
BTMODE[4]
GPMC_D[2]/
BTMODE[2]
GPMC_BE[1]/
GPMC_A[24]/
EDMA_EVT1/
V
TIM7_IO/
GP1[30]
DVDD
GPMC_D[13]/
BTMODE[13]
GPMC_D[12]/
BTMODE[12]
GPMC_D[6]/
BTMODE[6]
GPMC_D[0]/
BTMODE[0]
GPMC_BE[0]_CLE/
GPMC_A[25]/
EDMA_EVT2/
TIM6_IO/
GP1[29]
GPMC_WE
U
EFGH
ABCD
VSS
VSS
22
EMAC[0]_MRXD[4]/
EMAC[0]_RGRXD[3]/
GPMC_A[1]/
UART5_TXD
EMAC[0]_MRXD[2]/
EMAC[0]_RGRXD[1]/
VIN[1]B_D[7]/
EMAC[0]_RMTXEN/
GP3[30]
23
SD2_DAT[4]/
GPMC_A[27]/
GPMC_A[23]/
GPMC_CS[7]/
EDMA_EVT0/
TIM7_IO/
GP1[22]
24
EMAC[0]_MCRS/
EMAC[0]_RGRXD[2]/
VIN[1]B_D[2]/
EMAC[0]_RMRXD[1]/
GP3[25]
25
GPMC_CLK/
GPMC_CS[5]/
GPMC_WAIT[1]/
CLKOUT1/
EDMA_EVT3/
TIM4_IO/
GP1[27]
26
GPMC_OE_RE
CSI2_DX[4]
27
GPMC_CS[0]/
GP1[23]
T
CSI2_DY[4]
R
28
Figure 3-8. Pin Map H
Copyright © 2011, Texas Instruments Incorporated
Submit Documentation Feedback
Product Folder Link(s): TMS320DM8148 TMS320DM8147
Device Pins
35