English
Language : 

M393B1K73DH0 Datasheet, PDF (16/56 Pages) Samsung semiconductor – 240pin Registered DIMM
Registered DIMM
datasheet
10.5 8GB, 1Gx72 Module (Populated as 4 ranks of x8 DDR3 SDRAMs)
Rev. 1.3
DDR3 SDRAM
DQS0
DQS0
DQ[7:0]
DQS
DQS
U0
DQ[7:0]
ZQ
DQS1
DQS1
DQ[15:8]
DQS
DQS
U1
DQ[7:0]
ZQ
DQS2
DQS2
DQ[23:16]
DQS
DQS
U2
DQ[7:0]
ZQ
DQS3
DQS3
DQ[31:24]
DQS
DQS
U3
DQ[7:0]
ZQ
DQS8
DQS8
CB[7:0]
DQS
DQS
U4
DQ[7:0]
ZQ
Vtt
DQS4
DQS4
DQ[39:32]
DQS
DQS
U5
DQ[7:0]
ZQ
DQS5
DQS5
DQ[47:40]
DQS
DQS
U6
DQ[7:0]
ZQ
DQS6
DQS6
DQ[55:48]
DQS
DQS
U7
DQ[7:0]
ZQ
DQS3
DQS3
DQ[31:24]
DQS
DQS
U8
DQ[7:0]
ZQ
Vtt
DQS
DQS
U9
DQ[7:0]
ZQ
DQS
DQS
U10
DQ[7:0]
ZQ
DQS
DQS
U11
DQ[7:0]
ZQ
DQS
DQS
U12
DQ[7:0]
ZQ
DQS
DQS
U13
DQ[7:0]
ZQ
DQS
DQS
U18
DQ[7:0]
ZQ
DQS
DQS
U19
DQ[7:0]
ZQ
DQS
DQS
U20
DQ[7:0]
ZQ
DQS
DQS
U21
DQ[7:0]
ZQ
DQS
DQS
U22
DQ[7:0]
ZQ
DQS
DQS
U27
DQ[7:0]
ZQ
DQS
DQS
U28
DQ[7:0]
ZQ
DQS
DQS
U29
DQ[7:0]
ZQ
DQS
DQS
U30
DQ[7:0]
ZQ
DQS
DQS
U31
DQ[7:0]
ZQ
S0
S1
S2
S3
BA[N:0]
A[N:0]
RAS
CAS
WE
CKE0
CKE1
ODT0
ODT1
CK0
CK0
PAR_IN
RESET
RS0-> CS0 : SDRAMs D[8:0]
RS1-> CS1 : SDRAMs D[17:9]
RS2-> CS2 : SDRAMs D[26:18]
RS3-> CS3 : SDRAMs D[35:27]
WBA[N:0] -> BA[N:0]: SDRAMs D[4:0], D8, D[13:9], D[22:18], D[31:27]
EBA[N:0] -> BA[N:0]: SDRAMs D[8:5], D[17:14], D[26:23], D[35:32]
WA[N:0] -> A[N:0]: SDRAMs D[4:0], D8, D[13:9], D[22:18], D[31:27]
EA[N:0] -> A[N:0]: SDRAMs D[8:5], D[17:14], D[26:23], D[35:32]
WRAS -> RAS: SDRAMs D[4:0], D8, D[13:9], D[22:18], D[31:27]
ERAS -> RAS: SDRAMs D[8:5], D[17:14], D[26:23], D[35:32]
WCAS -> CAS: SDRAMs D[4:0], D8, D[13:9], D[22:18], D[31:27]
ECAS -> CAS: SDRAMs D[8:5], D[17:14], D[26:23], D[35:32]
1:2
WWE -> WE: SDRAMs D[4:0], D8, D[13:9], D[22:18], D[31:27]
R
EWE -> WE: SDRAMs D[8:5], D[17:14], D[26:23], D[35:32]
E
WCKE0 -> CKE0: SDRAMs D[4:0], D[22:18]
G
ECKE0 -> CKE0: SDRAMs D[8:5], D[26:23]
I
WCKE1 -> CKE1: SDRAMs D[13:9], D[31:27]
S
ECKE1 -> CKE1: SDRAMs D[17:14], D[35:32]
T
WODT0 -> ODT0: SDRAMs D[4:0]
E
R
EODT0 -> ODT0: SDRAMs D[8:5]
WODT1 -> ODT1: SDRAMs D[22:18]
EODT1 -> ODT1: SDRAMs D[26:23]
PCK0 -> CK: SDRAMs D[4:0], D[13:9]
PCK1 -> CK: SDRAMs D[8:5], D[26:23]
PCK2 -> CK: SDRAMs D[22:18], D[31:27]
PCK3 -> CK: SDRAMs D[17:14], D[35:32]
PCK0 -> CK: SDRAMs D[4:0], D[13:9]
PCK1 -> CK: SDRAMs D[8:5], D[26:23]
PCK2 -> CK: SDRAMs D[22:18], D[31:27]
PCK3 -> CK: SDRAMs D[17:14], D[35:32]
QERR Err_out
RST
RST : SDRAMs D[35:0]
DQS
DQS
U14
DQ[7:0]
ZQ
DQS
DQS
U15
DQ[7:0]
ZQ
DQS
DQS
U16
DQ[7:0]
ZQ
DQS
DQS
U17
DQ[7:0]
ZQ
DQS
DQS
U23
DQ[7:0]
ZQ
DQS
DQS
U24
DQ[7:0]
ZQ
DQS
DQS
U25
DQ[7:0]
ZQ
DQS
DQS
U26
DQ[7:0]
ZQ
DQS
DQS
U32
DQ[7:0]
ZQ
DQS
DQS
U33
DQ[7:0]
ZQ
SCL
EVENT
Thermal sensor with SPD
EVENT
A0 A1 A2
SDA
VDDSPD
VDD
VTT
VREFCA
VREFDQ
VSS
SA0 SA1 SA2
Serial PD
D0 - D35
D0 - D35
D0 - D35
D0 - D35
DQS
DQS
U34
DQ[7:0]
ZQ
DQS
DQS
U35
DQ[7:0]
ZQ
NOTE :
1. Unless otherwise noted, resistor values are 15Ω ± 5%.
2. See the wiring diagrams for all resistors associated with the com-
mand, address and control bus.
3. ZQ resistors are 240Ω ± 1% . For all other resistor values refer to
the appropriate wiring diagram.
- 16 -