English
Language : 

HYS64D16301HU-5-C Datasheet, PDF (14/35 Pages) Infineon Technologies AG – 184-Pin Unbuffered Dual-In-Line Memory Modules
HYS[64/72]D[16x01/32x00/64x20]HU-[5/6]-C
Unbuffered DDR SDRAM Modules
Pin Configuration
DQS0
DM0/DQS9
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
S0
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D0
DQS1
DM1/DQS10
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D1
DQS2
DM2/DQS11
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQS3
DM3/DQS12
DQ24
DQ25
DQ26
DQ27
DQS8
DQ28
DQ29
DQ30
DQ31
DM8/DQS17
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D2
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D3
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D8
BA0 - BA1
A0 - A13
RAS
CAS
CKE0
WE
BA0-BA1: SDRAMs D0 - D8
A0-A13: SDRAMs D0 - D8 VDDSPD
RAS: SDRAMs D0 - D8 VDD/VDDQ
CAS: SDRAMs D0 - D8
CKE: SDRAMs D0 - D8
WE: SDRAMs D0 - D8
VREF
VSS
VDDID
DQS4
DM4/DQS13
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D4
DQS5
DM5/DQS14
DQS6
DM6/DQS15
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQS7
DM7/DQS16
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D5
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D6
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S DQS
D7
Serial PD
SCL
WP
A0 A1 A2
SDA
* Clock Wiring
Clock
Input
SDRAMs
*CK0/CK0
*CK1/CK1
*CK2/CK2
3 SDRAMs
3 SDRAMs
3 SDRAMs
SA0 SA1 SA2
* Wire per Clock Loading
Table/Wiring Diagrams
Notes:
1. DQ-to-I/O wiring is shown as recommended
but may be changed.
SPD 2. DQ/DQS/DM/CKE/S relationships must be
maintained as shown.
D0 - D8 3. DQ, DQS, DM/DQS resistors: 22 ohms ± 5%.
D0 - D8
D0 - D8
Strap: see Note 4
4. VDDID strap connections
(for memory device VDD, VDDQ):
STRAP OUT (OPEN): VDD = VDDQ
STRAP IN (VSS): VDD ≠ VDDQ.
5. BAx, Ax, RAS, CAS, WE resistors: 5.1 ohm
+5%
Figure 4 Block Diagram - One Rank 32M × 72 DDR-I SDRAM DIMM HYS72D32× 00GU using × 8
organized SDRAMs
Data Sheet
14
V1.0, 2003-07