English
Language : 

HYS64T32000GU Datasheet, PDF (10/67 Pages) Infineon Technologies AG – 240-Pin Unbuffered DDR2 SDRAM Modules
HYS[64T[3200/6400/12802]0/72T[6400/12802]0][G/H]U–[3.7/5]–A
512 Mbit DDR2 SDRAM
Overview
Table 5 Pin Configuration of UDIMM (cont’d)
Pin#
Name Pin Buffer Function
Type Type
70
A10 I
SSTL Address Bus 12:0
AP I
SSTL
57
A11 I
SSTL
176
A12 I
SSTL
196
A13 I
SSTL Address Signal 13
Note: 1 Gbit based module and 512M ×4/×8
NC NC —
Note:
1. Module based on 1 Gbit ×16
2. Module based on 512 Mbit ×16 or smaller
174
A14 I
SSTL Address Signal 14
Note: Modules based on 2 Gbit
NC NC —
Note: Modules based on 1 Gbit or smaller
Data Signals
3
DQ0 I/O SSTL Data Bus 63:0
4
DQ1 I/O SSTL
9
DQ2 I/O SSTL
10
DQ3 I/O SSTL
122
DQ4 I/O SSTL
123
DQ5 I/O SSTL
128
DQ6 I/O SSTL
129
DQ7 I/O SSTL
12
DQ8 I/O SSTL
13
DQ9 I/O SSTL
21
DQ10 I/O SSTL
22
DQ11 I/O SSTL
131
DQ12 I/O SSTL
132
DQ13 I/O SSTL
140
DQ14 I/O SSTL
141
DQ15 I/O SSTL
24
DQ16 I/O SSTL
25
DQ17 I/O SSTL
30
DQ18 I/O SSTL
31
DQ19 I/O SSTL
143
DQ20 I/O SSTL
144
DQ21 I/O SSTL
149
DQ22 I/O SSTL
150
DQ23 I/O SSTL
33
DQ24 I/O SSTL
34
DQ25 I/O SSTL
Data Sheet
10
Rev. 0.87, 2004-06
09122003-GZEK-H4J6