English
Language : 

HYB39S256400D Datasheet, PDF (10/28 Pages) Infineon Technologies AG – 256-MBit Synchronous DRAM
2.3
Table 4
1
VSS
DQ14
DQ12
DQ10
DQ8
VREF
A12
A8
VSS
Package P–TFBGA–54
Pin Configuration for x16 devices
2
3
DQ15
VSSQ
A
DQ13
VDDQ
B
DQ11
VSSQ
C
DQ9
VDDQ
D
NC
VSS
E
DM
F
A11
A9
G
A7
A6
H
A5
A4
J
Table 5
1
VSS
NC
NC
NC
NC
DQM
A12
A8
VSS
Pin Configuration for x8 devices
2
3
DQ7
VSSQ
A
DQ6
VDDQ
B
DQ5
VSSQ
C
DQ4
VDDQ
D
NC
VSS
E
CLK
CKE
F
A11
A9
G
A7
A6
H
A5
A4
J
Table 6
1
VSS
NC
NC
NC
NC
DQM
A12
A8
VSS
Pin Configuration for x4 devices
2
3
NC
VSSQ
A
DQ3
VDDQ
B
NC
VSSQ
C
DQ2
VDDQ
D
NC
VSS
E
CLK
CKE
F
A11
A9
G
A7
A6
H
A5
A4
J
HYB39S256[40/80/16]0D[C/T](L)
256-MBit Synchronous DRAM
Pin Configuration
7
VDDQ
VSSQ
VDDQ
VSSQ
NC
CAS
BA0
A0
A3
7
VDDQ
VSSQ
VDDQ
VSSQ
VDD
CAS
BA0
A0
A3
7
VDDQ
VSSQ
VDDQ
VSSQ
VDD
CAS
BA0
A0
A3
8
DQ0
DQ2
DQ4
DQ6
VDDQ
RAS
BA1
A1
A2
8
DQ0
DQ2
DQ3
DQ6
NC
RAS
BA1
A1
A2
8
NC
DQ0
NC
DQ1
NC
RAS
BA1
A1
A2
9
VDD
DQ1
DQ3
DQ5
NC
WE
CS
A10
VDD
9
VDD
NC
NC
NC
NC
WE
CS
A10
VDD
9
VDD
NC
NC
NC
NC
WE
CS
A10
VDD
Data Sheet
10
Rev. 1.02, 2004-02
10072003-13LE-FGQQ