English
Language : 

C501_1 Datasheet, PDF (120/121 Pages) Siemens Semiconductor Group – 8-Bit Single-Chip Microcontroller
Index
C501
M
M0 . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-17
M1 . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-17
Memory organization . . . . . . . . . . . . . . . 3-1
Data memory . . . . . . . . . . . . . . . . . . . 3-2
General purpose registers . . . . . . . . . 3-2
Memory map. . . . . . . . . . . . . . . . . . . . 3-1
Program memory . . . . . . . . . . . . . . . . 3-2
O
OTP memory operation . . . . . . . . 9-1 to 9-4
Encryption table . . . . . . . . . . . . . . . . . 9-3
Programming configuration. . . . . . . . . 9-2
Programming modes . . . . . . . . . . . . . 9-1
Programming waveform . . . . . . . . . . . 9-2
Security bits . . . . . . . . . . . . . . . . . . . . 9-3
Verification and signature bytes . . . . . 9-4
OV . . . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-6
P
P . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-6
P0 . . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
P1 . . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
P2 . . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
P3 . . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
Parallel I/O . . . . . . . . . . . . . . . . . 6-1 to 6-12
PCON . . . . . . . . . . . . . . . 3-4, 3-5, 6-32, 8-1
PDE . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 8-1
Pin configurations. . . . . . . . . . . . . 1-3 to 1-5
P-DIP-40 package . . . . . . . . . . . . . . . 1-4
P-LCC-44 package . . . . . . . . . . . . . . . 1-3
P-MQFP-44 package . . . . . . . . . . . . . 1-5
Pin definitions and functions. . . . 1-6 to 1-10
Ports . . . . . . . . . . . . . . . . . . . . . . 6-1 to 6-12
Alternate functions . . . . . . . . . . 6-8 to 6-9
Port loading and interfacing . . . . . . . 6-11
Port timing. . . . . . . . . . . . . . . . . . . . . 6-10
Quasi-bidirectional port structure
Output driver circuitry . . . . . . . . . . . 6-4
Port 0/2 as address/data bus . . . . . 6-7
Read-modify-write function . . . . . . . . 6-11
Power down mode . . . . . . . . . . . . . . . . . 8-3
Power saving modes . . . . . . . . . . 8-1 to 8-4
Control register . . . . . . . . . . . . . . . . . . 8-1
Idle mode . . . . . . . . . . . . . . . . . . . . . . 8-2
Power down mode . . . . . . . . . . . . . . . 8-3
State of pins . . . . . . . . . . . . . . . . . . . . 8-4
PS. . . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 7-6
PSEN signal. . . . . . . . . . . . . . . . . . . . . . 4-4
PSW. . . . . . . . . . . . . . . . . . . . . 2-3, 3-4, 3-6
PT0 . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 7-6
PT1 . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 7-6
PT2 . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 7-6
PX0 . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 7-6
PX1 . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 7-6
R
RB8 . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-31
RC2H . . . . . . . . . . . . . . . . . . . 3-4, 3-5, 6-23
RC2L . . . . . . . . . . . . . . . . . . . 3-4, 3-5, 6-23
RCLK . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-24
RD . . . . . . . . . . . . . . . . . . . . . . . . . 3-5, 4-1
REN . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-31
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1
RI . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-31, 7-5
RS0 . . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-6
RS1 . . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-6
RxD . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-29
S
SBUF . . . . . . . . . . . . . . . . . . . 3-4, 3-5, 6-31
SCON . . . . . . . . . . . . . . 3-4, 3-5, 6-31, 7-5
Serial interface (USART) . . . . . 6-29 to 6-44
Baudrate generation. . . . . . . . . . . . . 6-32
with timer 1 . . . . . . . . . . . . . . . . . . 6-33
with timer 2 . . . . . . . . . . . . . . . . . . 6-34
Multiprocessor communication. . . . . 6-30
Operating mode 0 . . . . . . . . 6-36 to 6-38
Operating mode 1 . . . . . . . . 6-39 to 6-41
Operating mode 2 and 3 . . . 6-42 to 6-44
Registers . . . . . . . . . . . . . . . 6-30 to 6-31
SM0 . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-31
SM1 . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-31
SM2 . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-31
SMOD . . . . . . . . . . . . . . . . . . . . . 3-5, 6-32
SP . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
Special function registers. . . . . . . 3-3 to 3-6
Table - address ordered. . . . . . 3-5 to 3-6
Table - functional order . . . . . . . . . . . 3-4
T
T0. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-5
T1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-5
T2CON. . . . . . . . . . . 3-4, 3-5, 6-24, 7-3, 7-5
T2MOD . . . . . . . . . . . . . . . . . 3-4, 3-5, 6-25
TB8 . . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-31
TCLK . . . . . . . . . . . . . . . . . . . . . . 3-5, 6-24
Semiconductor Group
11-2