English
Language : 

HYS72V16300GR Datasheet, PDF (7/22 Pages) Infineon Technologies AG – PC133 Registered SDRAM-Modules
HYS 72Vxx3xxGR
PC133 Registered SDRAM-Modules
RCS0
RCS1
RDQMB0
DQ0-DQ3
DQ4-DQ7
RDQMB1
DQ8-DQ11
DQ12-DQ15
CB0-CB3
RCS2
RCS3
RDQMB2
DQ16-DQ19
DQ20-DQ23
RDQMB3
DQ24-DQ27
DQ28-DQ31
CLK0
12 pF
CS0-CS3
DQMB0-7
BA0, BA1
A0-A11, A12* )
RAS
CAS
CKE0
WE
REGE
10 kΩ
VCC
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D0
D0
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D1
D1
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D2
D2
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D3
D3
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D16
D16
RDQMB4
DQ32-DQ35
DQ36-DQ39
RDQMB5
DQ40-DQ43
DQ44-DQ47
CB4-CB7
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D8
D8
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D9
D9
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D10
D10
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D11
D11
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D17
D17
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D4
D4
RDQMB6
DQ48-DQ51
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D12
D12
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D5
D5
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D6
D6
DQ52-DQ55
RDQMB7
DQ56-DQ59
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D13
D13
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D14
D14
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D7
D7
DQ61-DQ63
DQM CS DQM CS
DQ0-DQ3 DQ0-DQ3
D15
D15
PLL Stacked SDRAMs D0-D17
CLK1, CLK2, CLK3
RCS0-RCS3
12 pF
RDQMB0-7
RBA0, RBA1 Stacked SDRAMs D0-D17
RA0-RA11
Stacked SDRAMs D0-D17
RRAS
Stacked SDRAMs D0-D17
RCAS
Stacked SDRAMs D0-D17
RCKE0
Stacked SDRAMs D0-D17
RWE
Stacked SDRAMs D0-D17
E2PROM
(256 word x 8 Bit)
SA0 SA0
SA1 SA1 SDA
SA2 SA2 WP
SCL SCL
47 kΩ
VCC
D0-D17, Reg. DLL
C
VSS
D0-D17, Reg. DLL
*) A12 is only used for
128 M x 72 organisation
1.) DQ wirding may differ from that decribed
in this drawing; however DQ/DQB relationship
must be maintained as shown
2.) All resistors are 10 Ω unless otherwise noted
SPB04136
Block Diagram: Two Bank 128M x 72 and 256M x 72 SDRAM DIMM Modules
HYS 72V128320GR and HYS72V256320GR Using Stacked x4 Organized SDRAMs
INFINEON Technologies
7
2002-07-18