English
Language : 

PD46365084B Datasheet, PDF (6/39 Pages) Renesas Technology Corp – 36M-BIT QDRTM II SRAM 4-WORD BURST OPERATION
μPD46365084B, μPD46365094B, μPD46365184B, μPD46365364B
Pin Arrangement
165-pin PLASTIC BGA (13 x 15)
(Top View)
[μPD46365364B]
1M x 36
1
2
3
4
5
6
7
8
A CQ# VSS/288M NC/72M W# BW2# K# BW1# R#
B Q27 Q18 D18
A BW3# K BW0# A
C D27
Q28
D19
VSS
A
NC
A
VSS
D D28
D20
Q19
VSS
VSS
VSS
VSS
VSS
E Q29
D29
Q20 VDDQ
VSS
VSS
VSS
VDDQ
F Q30
Q21
D21 VDDQ
VDD
VSS
VDD
VDDQ
G D30
D22
Q22 VDDQ
VDD
VSS
VDD
VDDQ
H DLL# VREF VDDQ VDDQ
VDD
VSS
VDD
VDDQ
J D31
Q31
D23 VDDQ
VDD
VSS
VDD
VDDQ
K Q32
D32
Q23 VDDQ
VDD
VSS
VDD
VDDQ
L Q33
Q24
D24 VDDQ
VSS
VSS
VSS
VDDQ
M D33 Q34 D25
VSS
VSS
VSS
VSS
VSS
N D34
D26
Q25
VSS
A
A
A
VSS
P Q35 D35 Q26
A
A
C
A
A
R TDO TCK
A
A
A
C#
A
A
9
10
11
A VSS/144M CQ
D17 Q17
Q8
D16
Q7
D8
Q16 D15
D7
Q15
D6
Q6
D14 Q14
Q5
Q13 D13
D5
VDDQ
VREF
ZQ
D12
Q4
D4
Q12
D3
Q3
D11 Q11
Q2
D10
Q1
D2
Q10
D9
D1
Q9
D0
Q0
A
TMS TDI
A
D0 to D35
Q0 to Q35
R#
W#
BW0# to BW3#
K, K#
C, C#
CQ, CQ#
ZQ
DLL#
: Address inputs
: Data inputs
: Data outputs
: Read input
: Write input
: Byte Write data select
: Input clock
: Output clock
: Echo clock
: Output impedance matching
: PLL disable
TMS
TDI
TCK
TDO
VREF
VDD
VDDQ
VSS
NC
NC/xxM
: IEEE 1149.1 Test input
: IEEE 1149.1 Test input
: IEEE 1149.1 Clock input
: IEEE 1149.1 Test output
: HSTL input reference input
: Power Supply
: Power Supply
: Ground
: No connection
: Expansion address for xxMb
Remarks 1. ×××# indicates active LOW.
2. Refer to Package Dimensions for the index mark.
3. 2A, 3A and 10A are expansion addresses : 3A for 72Mb
: 3A and 10A for 144Mb
: 3A, 10A and 2A for 288Mb
2A and 10A of this product can also be used as NC.
R10DS0090EJ0400 Rev.4.00
Nov 09, 2012
Page 6 of 38