English
Language : 

HYS72D32300GBR Datasheet, PDF (22/38 Pages) Infineon Technologies AG – 184-Pin Registered Double Data Rate SDRAM Module
HYS72D[128/64/32][300/320]GBR–[5/6]–C
Registered Double Data Rate SDRAM
Current Specification and Conditions
4.1
AC Characteristics
Table 12 AC Timing - Absolute Specifications for PC3200 and PC2700
Parameter
Symbol –5
DDR400B
–6
DDR333
Unit Note/ Test
Condition 1)
DQ output access time from CK/CK
DQS output access time from CK/CK
CK high-level width
CK low-level width
Clock Half Period
Clock cycle time
tAC
tDQSCK
tCH
tCL
tHP
tCK
Min. Max.
–0.5 +0.5
–0.6 +0.6
0.45 0.55
0.45 0.55
min. (tCL, tCH)
5
8
Min. Max.
–0.7 +0.7 ns 2)3)4)5)
–0.6 +0.6 ns 2)3)4)5)
0.45 0.55 tCK
0.45 0.55 tCK
min. (tCL, tCH) ns
2)3)4)5)
2)3)4)5)
2)3)4)5)
6
12
ns CL = 3.0
2)3)4)5)
6
12
6
12
ns CL = 2.5
2)3)4)5)
7.5 12
7.5 12
ns CL = 2.0
2)3)4)5)
DQ and DM input hold time
tDH
DQ and DM input setup time
tDS
Control and Addr. input pulse width (each
tIPW
input)
DQ and DM input pulse width (each input)
Data-out high-impedance time from CK/CK
Data-out low-impedance time from CK/CK
Write command to 1st DQS latching transition
DQS-DQ skew (DQS and associated DQ
signals)
tDIPW
tHZ
tLZ
tDQSS
tDQSQ
Data hold skew factor
tQHS
DQ/DQS output hold time
tQH
DQS input low (high) pulse width (write cycle) tDQSL,H
DQS falling edge to CK setup time (write cycle) tDSS
DQS falling edge hold time from CK (write
tDSH
cycle)
Mode register set command cycle time
Write preamble setup time
Write postamble
Write preamble
Address and control input setup time
tMRD
tWPRES
tWPST
tWPRE
tIS
0.4 —
0.4 —
2.2 —
1.75 —
—
+0.7
–0.7 +0.7
0.72 1.25
—
+0.40
—
+0.50
tHP –tQHS
0.35 —
0.2 —
0.2 —
2
—
0
—
0.40 0.60
0.25 —
0.6 —
0.45 —
0.45 —
2.2 —
ns 2)3)4)5)
ns 2)3)4)5)
ns 2)3)4)5)6)
1.75 —
ns 2)3)4)5)6)
–0.7 +0.7 ns 2)3)4)5)7)
–0.7 +0.7 ns 2)3)4)5)7)
0.75 1.25
t 2)3)4)5)
CK
—
+0.40 ns TFBGA 2)3)4)5)
—
+0.50 ns TFBGA 2)3)4)5)
ns 2)3)4)5)
0.35 —
0.2 —
0.2 —
t 2)3)4)5)
CK
t 2)3)4)5)
CK
t 2)3)4)5)
CK
2
—
0
—
0.40 0.60
0.25 —
0.75 —
t 2)3)4)5)
CK
ns 2)3)4)5)8)
t 2)3)4)5)9)
CK
t 2)3)4)5)
CK
ns fast slew rate
3)4)5)6)10)
Address and control input hold time
0.7 —
0.8 —
ns slow slew
rate3)4)5)6)10)
tIH
0.6 —
0.75 —
ns fast slew rate
3)4)5)6)10)
0.7 —
0.8 —
ns slow slew
rate3)4)5)6)10)
Data Sheet
22
Rev. 1.0, 2004-03
07302003-2MI6-FOP1