English
Language : 

ICSSSTUA32S869B Datasheet, PDF (6/18 Pages) Integrated Circuit Systems – 14-Bit Configurable Registered Buffer for DDR2
Block Diagram
VREF
PARIN1
D1
D14
DCS#
CSR#
DCKE
DODT
RESET#
CK
CK#
ICSSSTUA32S869B
Advance Information
LSP0 internal node (CS Active)
2
D
2
R
PARITY
GENERATOR
AND
CHECKER
2
11
D
R
D
R
D
R
PPO1
PTYERR1#
Q1A
Q1B
Q14A
Q14B
QCSA#
QCSB#
D
QCKEA
R
QCKEB
D
QODTA
R
QODTB
1173—10/28/05
6