English
Language : 

MB85RC128A Datasheet, PDF (9/32 Pages) Fujitsu Component Limited. – 128 K (16 K × 8) ビットI2C
MB85RC128A
・Sequential Read
Random Read と同様のアドレス指定 , デバイス・アドレス・ワード (R/W “1” 入力 ) に続けて , データを連続して受信でき
ます。
最終アドレスに到達すると , 読出しアドレスは自動的に先頭メモリアドレス (0000H) へロールオーバし読出しを続けま
す。
...
A
Read
Data 8bits
A
Read
Data
... A
Read
Data 8bits
NP
マスタからのアクセス
スレーブからのアクセス
P ストップ・コンディション
A ACK (SDA が “L” レベル )
N NACK (SDA が “H” レベル )
■ ソフトウェアリセットまたはコマンドリトライ
電源立上げ後の誤動作 , I2C 通信中にマスタ側が処理を中止した場合 , または , 予期しない誤動作が発生した場合に , 次
に示す , (1) ソフトウェアリセットを各コマンドの実行直前に , または , (2) コマンドリトライを各コマンドのエラー直後
に , マスタ側から実行してください。
(1) ソフトウェアリセット
スレーブ側の SDA 出力が “L” を出力している場合がありますので , マスタ側から SDA を駆動する場合は , 強制的に “H”
を駆動しないでください。バスコンフリクトを防ぐためです。ここに示すソフトウェアリセットは , ハードウェアの追加は
不要です。
9 回の “ スタートコンディションおよび 1 つのデータ “1””
SCL
SDA
スタートコンディションおよび 1 つのデータ “1” を送信する。
Read または Write コマンドの直前に , これらを 9 回繰り返す。
プルアップ抵抗による Hi-Z 状態
(2) コマンドリトライ
I2C の通信中に予期しない応答が返ってきた場合は , コマンドを再送してください。
DS501-00018-2v0-J
9