English
Language : 

K4S281633D-RL Datasheet, PDF (4/10 Pages) Samsung semiconductor – 8Mx16 SDRAM 54CSP
K4S281633D-RL(N)
Preliminary
CMOS SDRAM
Package Dimension and Pin Configuration
< Bottom View*1 >
< Top View*2 >
E1
987 6 54 3 21
A
B
C
D
E
F
G
H
J
54Ball(6x9) CSP
1
2
3
7
8
9
A
VSS DQ15 VSSQ VDDQ DQ0 VD D
B DQ14 DQ13 VDDQ VSSQ DQ2 DQ1
C DQ12 DQ11 VSSQ VDDQ DQ4 DQ3
D DQ10 DQ9 VDDQ VSSQ DQ6 DQ5
E
DQ8 N C VSS VD D LDQM DQ7
F UDQM CLK CKE CAS RAS WE
G
NC A11 A9 BA0 BA1 CS
H
A8
A7
A6
A0
A1 A10
J
VSS
A5
A4
A3
A2
VDD
E
E/2
*2: Top View
Max. 0.20
Encapsulant
A
A1
ϕb ζ
*1: Bottom View
< Top View*2 >
#A1 Ball Origin Indicator
Pin Name
CLK
CS
CKE
A0 ~ A 11
BA0 ~ BA1
RAS
CAS
WE
L(U)DQM
DQ 0 ~ 15
VDD /VSS
V D D Q / VS S Q
Pin Function
System Clock
Chip Select
Clock Enable
Address
Bank Select Address
Row Address Strobe
Column Address Strobe
Write Enable
Data Input/Output Mask
Data Input/Output
Power Supply/Ground
Data Output Power/Ground
[Unit:mm]
Symbol
Min
Typ
Max
A
0.90
0.95
1.00
A1
0.30
0.35
0.40
E
-
8.00
-
E1
-
6.40
-
D
-
8.00
-
D1
-
6.40
-
e
-
0.80
-
ϕb
0.40
0.45
0.50
ζ
-
-
0.08
Rev. 0.6 Nov. 2001