English
Language : 

HYB25DC512800C Datasheet, PDF (6/35 Pages) Qimonda AG – 512-Mbit Double-Data-Rate SDRAM
Internet Data Sheet
HYB25DC512[800/160]C[E/F]
512-Mbit Double-Data-Rate SDRAM
Ball#/Pin#
Name
Pin
Type
Data Signals ×8 organization
A8, 2
DQ0
I/O
B7, 5
DQ1
I/O
C7, 8
DQ2
I/O
D7, 11
DQ3
I/O
D3, 56
DQ4
I/O
C3, 59
DQ5
I/O
B3, 62
DQ6
I/O
A2, 65
DQ7
I/O
Data Strobe ×8 organisation
E3, 51
DQS
I/O
Data Mask ×8 organization
F3, 47
DM
I
Data Signals ×16 organization
A8, 2
DQ0
I/O
B9, 4
DQ1
I/O
B7, 5
DQ2
I/O
C9, 7
DQ3
I/O
C7, 8
DQ4
I/O
D9, 10
DQ5
I/O
D7, 11
DQ6
I/O
E9, 13
DQ7
I/O
E1, 54
DQ8
I/O
D3, 56
DQ9
I/O
D1, 57
DQ10
I/O
C3, 59
DQ11
I/O
C1, 60
DQ12
I/O
B3, 62
DQ13
I/O
B1, 63
DQ14
I/O
A2, 65
DQ15
I/O
Data Strobe ×16 organization
E3, 51
UDQS I/O
E7, 16
LDQS I/O
Data Mask ×16 organization
F3, 47
UDM
I
F7, 20
LDM
I
Power Supplies
F1, 49
VREF
AI
Buffer
Type
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
—
Function
Data Signal Bus 7:0
Data Strobe
Data Mask
Data Signal 15:0
Data Strobe Upper Byte
Data Strobe Lower Byte
Data Mask Upper Byte
Data Mask Lower Byte
I/O Reference Voltage
Rev. 1.3, 2006-12
6
03292006-W2FE-ELDX