English
Language : 

HMT451R7MFR8A Datasheet, PDF (13/71 Pages) Hynix Semiconductor – DDR3L SDRAM Registered DIMM Based on 4Gb M-die
8GB, 1Gx72 Module(1Rank of x4) - page1
DQS8
DQS8
VSS
CB[3:0]
DQS
DQS
DM
DQ [3:0]
D8
ZQ
DQS17
DQS
ZQ
DQS17
DQS
VSS
CB[7:4]
DM
DQ [3:0]
D17
DQS4
DQS4
VSS
DQ[35:32]
DQS
DQS
DM
DQ [3:0]
D4
ZQ
DQS13
DQS
ZQ
DQS13
DQS
VSS
DQ[39:36]
DM
DQ [3:0]
D13
DQS3
DQS3
VSS
DQ[27:24]
DQS
DQS
DM
DQ [3:0]
D3
ZQ
DQS12
DQS
ZQ
DQS12
DQS
VSS
DQ[31:28]
DM
DQ [3:0]
D12
DQS5
DQS5
VSS
DQ[43:40]
DQS
DQS
DM
DQ [3:0]
D5
ZQ
DQS14
DQS
ZQ
DQS14
DQS
VSS
DQ[47:44]
DM
DQ [3:0]
D14
DQS2
DQS2
VSS
DQ[19:16]
DQS
DQS
DM
DQ [3:0]
D2
ZQ
DQS11
DQS
ZQ
DQS11
DQS
VSS
DQ23:20]
DM
DQ [3:0]
D11
DQS6
DQS6
VSS
DQ[51:48]
DQS
DQS
DM
DQ [3:0]
D6
ZQ
DQS15
DQS
ZQ
DQS15
DQS
VSS
DQ[55;52]
DM
DQ [3:0]
D15
DQS1
DQS1
VSS
DQ[11;8]
DQS
DQS
DM
DQ [3:0]
D1
ZQ
DQS10
DQS
ZQ
DQS10
DQS
VSS
DQ[15:12]
DM
DQ [3:0]
D10
DQS7
DQS7
VSS
DQ[59:56]
DQS
DQS
DM
DQ [3:0]
D7
ZQ
DQS16
DQS
ZQ
DQS16
DQS
VSS
DQ[63:60]
DM
DQ [3:0]
D16
DQS0
DQS
ZQ
DQS9
DQS
ZQ
Vtt
DQS0
DQS
DQS9
DQS
VSS
DQ[3:0]
DM
DQ [3:0]
D0
VSS
DQ[7:4]
DM
DQ [3:0]
D9
Vtt
VDDSPD
EVENT
SCL
SDA
VDDSPD
SA0
EVENT SPD with SA1
SCL Integrated SA2
SDA
TS
VSS
SA0
SA1
Plan to use SPD with Integrated TS of Class B and
might be changed on customer’s requests. For more
SA2
details of SPD and Thermal sensor, please contact
VSS
local SK hynix sales representative
Note:
1. DQ-to-I/O wiring may be changed within a nibble.
2. Unless otherwise noted, resistor values are 15%.5
3. See the wiring diagrams for all resistors associated with the com-
mand, address and control bus.
4. ZQ resistors are 240%. Fo1r all other resistor values refer to the appro-
priate wiring diagram.
VDDSPD
VDD
VTT
VREFCA
VREFDQ
VSS
SPD
D0–D17
D0–D17
D0–D17
D0–D17
D0–D17
Rev. 1.0 / Aug. 2013
13