English
Language : 

M13S64164A_09 Datasheet, PDF (2/48 Pages) Elite Semiconductor Memory Technology Inc. – 1M x 16 Bit x 4 Banks Double Data Rate SDRAM
ESMT
Functional Block Diagram
CLK
CLK
CKE
Clock
Generator
Address
Mode Register &
Extended Mode
Register
Row
Address
Buffer
&
Refresh
Counter
CS
RAS
CAS
WE
Column
Address
Buffer
&
Refresh
Counter
M13S64164A
Bank D
Bank C
Bank B
Bank A
Sense Amplifier
Column Decoder
Data Control Circuit
DM
DQ
Pin Arrangement
x16
VDD
1
DQ0 2
VDDQ 3
DQ1 4
DQ2 5
VSSQ 6
DQ3 7
DQ4 8
VDDQ 9
DQ5 10
DQ6 11
VSSQ 1 2
DQ7 13
NC
14
VDDQ 1 5
LDQS 16
NC
17
VDD
18
NC
19
LDM 20
WE
21
CAS 22
RAS 23
CS
24
NC
25
BA0
26
BA1
27
A10/AP 28
A0
29
A1
30
A2
31
A3
32
VDD
33
66 PIN TSOP(II)
(400mil x 875mil)
(0.65 mm PIN PITCH)
x16
66
VSS
65
DQ15
64
VSSQ
63
DQ14
62
DQ13
61
VDDQ
60
DQ12
59
DQ11
58
VSSQ
57
DQ10
56
DQ 9
55
VDDQ
54
DQ 8
53
NC
52
VSSQ
51
UDQ S
50
NC
49
VREF
48
VSS
47
UDM
46
CL K
45
CL K
44
CKE
43
NC
42
NC
41
A11
40
A9
39
A8
38
A7
37
A6
36
A5
35
A4
34
VSS
CLK, CLK
DLL
DQS
DQS
60-Ball BGA Assignment (Top View)
1
2
3
A VSSQ DQ15 VSS
7
8
9
VDD DQ0 VDDQ
B DQ14 VDDQ DQ13
DQ2 VSSQ DQ1
C DQ12 VSSQ DQ11
DQ4 VDDQ DQ3
D DQ10 VDDQ DQ9
DQ6 VSSQ DQ5
E DQ8 VSSQ UDQS
LDQS VDDQ DQ7
F VREF VSS UDM
LDM VDD NC
G
CLK CLK
WE CAS
H
NC CKE
J
A11 A9
K
A8
A7
L
A6
A5
M
A4
VSS
RAS CS
BA1 BA0
A0 A10/AP
A2
A1
VDD
A3
Elite Semiconductor Memory Technology Inc.
Publication Date : Jun. 2009
Revision : 1.4
2/48