English
Language : 

PD46184182B_15 Datasheet, PDF (4/34 Pages) Renesas Technology Corp – 18M-BIT DDR II SRAM 2-WORD BURST OPERATION
μPD46184182B, μPD46184362B
Pin Arrangement
165-pin PLASTIC BGA (13 x 15)
(Top View)
[μPD46184362B]
512K x 36
1
2
3
4
5
6
7
8
A CQ# VSS/144M NC/36M R, W# BW2# K# BW1# LD#
B NC DQ27 DQ18
A
BW3#
K
BW0#
A
C NC
NC DQ28 VSS
A
A0
A
VSS
D NC DQ29 DQ19 VSS
VSS
VSS
VSS
VSS
E NC
NC
DQ20 VDDQ
VSS
VSS
VSS
VDDQ
F NC DQ30 DQ21 VDDQ VDD
VSS
VDD
VDDQ
G NC DQ31 DQ22 VDDQ VDD
VSS
VDD
VDDQ
H DLL# VREF VDDQ VDDQ
VDD
VSS
VDD
VDDQ
J NC
NC
DQ32 VDDQ
VDD
VSS
VDD
VDDQ
K NC
NC
DQ23 VDDQ
VDD
VSS
VDD
VDDQ
L NC DQ33 DQ24 VDDQ VSS
VSS
VSS
VDDQ
M NC
NC DQ34 VSS
VSS
VSS
VSS
VSS
N NC DQ35 DQ25 VSS
A
A
A
VSS
P NC
NC DQ26
A
A
C
A
A
R TDO TCK
A
A
A
C#
A
A
9
10
11
A
VSS/72M CQ
NC
NC DQ8
NC DQ17 DQ7
NC
NC DQ16
NC DQ15 DQ6
NC
NC DQ5
NC
NC DQ14
VDDQ
VREF
ZQ
NC DQ13 DQ4
NC DQ12 DQ3
NC
NC DQ2
NC DQ11 DQ1
NC
NC DQ10
NC DQ9 DQ0
A
TMS TDI
A0, A
DQ0 to DQ35
LD#
R, W#
BW0# to BW3#
K, K#
C, C#
CQ, CQ#
ZQ
DLL#
: Address inputs
: Data inputs / outputs
: Synchronous load
: Read Write input
: Byte Write data select
: Input clock
: Output clock
: Echo clock
: Output impedance matching
: PLL disable
TMS
TDI
TCK
TDO
VREF
VDD
VDDQ
VSS
NC
NC/xxM
: IEEE 1149.1 Test input
: IEEE 1149.1 Test input
: IEEE 1149.1 Clock input
: IEEE 1149.1 Test output
: HSTL input reference input
: Power Supply
: Power Supply
: Ground
: No connection
: Expansion address for xxMb
Remarks 1. ×××# indicates active LOW.
2. Refer to Package Dimensions for the index mark.
3. 2A, 3A and 10A are expansion addresses : 3A for 36Mb
: 3A and 10A for 72Mb
: 3A, 10A and 2A for 144Mb
2A and 10A of this product can also be used as NC.
R10DS0114EJ0200 Rev.2.00
Nov 09, 2012
Page 4 of 34