English
Language : 

HYMP512U648 Datasheet, PDF (9/24 Pages) Hynix Semiconductor – 240pin DDR2 SDRAM Unbuffered DIMMs based on 512 Mb 1st ver.
1240pin DDR2 SDRAM Unbuffered DIMMs
FUNCTIONAL BLOCK DIAGRAM
1GB(128Mbx72) : HYMP512U72[P]8
/S1
/S0
/ DQS0
D Q S0
DM0
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
/ DQS1
D Q S1
DM1
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
/ DQS2
D Q S2
DM2
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
/ DQS3
D Q S3
DM3
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
/ DQS8
D Q S8
DM8
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
BA0-BA1
A0-A13
CKE0
CKE1
/CAS
/R A S
/W E
ODT0
ODT1
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D0
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D1
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
/ CS DQS / DQS
D2
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D3
DM
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
/ DQS4
D Q S4
DM4
/ CS DQS / DQS
DQ32
DQ33
D9
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
/ DQS5
D Q S5
DM5
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D10
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
/ DQS6
D Q S6
DM6
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D11
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
/ DQS7
D Q S7
DM7
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D12
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D4
DM / CS DQS/ DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D13
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D5
DM / CS DQS/ DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D14
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D6
DM / CS DQS/ DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D15
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D7
DM / CS DQS/ DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D16
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D8
DM / CS DQS / DQS
I/ O 0
I/ O 1
I/ O 2
I/ O 3
I/ O 4
I/ O 5
I/ O 6
I/ O 7
D17
SDRAMS D0-D17
SDRAMS D0-D17
SDRAMS D0-D8
SDRAMS D9-D17
SDRAMS D0-D17
SDRAMS D0-D17
SDRAMS D0-D17
SDRAMS D0-D8
SDRAMS D9-D17
VDD SPD
VDD/VDDQ
VREF
VSS
S e ria l
PD
DO-D 17
DO-D 17
DO-D 17
Clock Signal Loads
Clock Input SDRAMs
CK0, /CK0
6
CK1, /CK1
6
CK2, /CK2
6
SCL
SCL
WP
Serial PD
A0
S A0
A1 A1
S A1 S A2
SDA
Notes:
1. DQ,DM,DQS,/DQS resistors : 22 Ω +/- 5 %.
2. Bax,Ax,/RAS,/CAS,/W E resistors : 7.5 Ω +/- 5 % .
Rev. 1.0 / Apr. 2005
9