English
Language : 

MB85RS1MT Datasheet, PDF (2/36 Pages) Fujitsu Component Limited. – 1M (128 K × 8) ビットSPI
MB85RS1MT
■ 端子配列図
CS
SO
WP
VSS
(TOP VIEW)
1
2
3
4
(FPT-8P-M02)
8
VDD
7
HOLD
6
SCK
5
SI
■ 端子機能説明
端子番号 端子名
機能説明
チップセレクト端子
チップを選択状態にするための入力端子です。CS が “H” レベルのとき , チップは非選択 ( スタ
1
CS ンバイ ) 状態となり , SO は High-Z になります。このとき , 他の端子の入力は無視されます。
CS が “L” レベルのとき , チップは選択 ( アクティブ ) 状態となります。オペコード入力前に CS を
立ち下げる必要があります。本端子は , 内部で VDD 端子にプルアップされています。
ライトプロテクト端子
3
WP
ステータスレジスタへの書込みを制御する端子です。WP と WPEN (「■ ステータスレジス
タ」参照 ) とが関連して , ステータスレジスタの書込みをプロテクトします。詳細な説明は ,
「■ 書込みプロテクト」を参照してください。
ホールド端子
7
HOLD チップを非選択状態にせずにシリアル入出力を休止するときに使用します。HOLD が “L” レベ
ルのとき , ホールド動作となり , SO は High-Z に , SCK, SI は don’t care になります。ホールド
動作中は CS を “L” レベルに保たなければなりません。
シリアルクロック端子
6
SCK シリアルデータの入出力のためのクロック入力端子です。SI は SCK の立上りエッジに同期し
て取り込まれ , SO は SCK の立下りエッジに同期して出力されます。
5
SI
シリアルデータ入力端子
シリアルデータの入力端子です。オペコード , アドレス , 書込みデータを入力します。
シリアルデータ出力端子
2
SO シリアルデータの出力端子です。FRAM メモリセルアレイの読出しデータ , ステータスレジス
タのデータが出力されます。スタンバイ時は High-Z です。
8
VDD 電源電圧端子
4
VSS グランド端子
2
DS501-00022-2v0-J