English
Language : 

SC16IS740 Datasheet, PDF (43/62 Pages) NXP Semiconductors – Single UART with I2C-bus/SPI interface, 64 bytes of transmit and receive FIFOs, IrDA SIR built-in support
xxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxx x xxxxxxxxxxxxxx xxxxxxxxxx xxx xxxxxx xxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxx
xxxxx xxxxxx xx xxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxx xxxxxxx xxxxxxxxxxxxxxxxxxx
xxxxxxxxxxxxxxxx xxxxxxxxxxxxxx xxxxxx xx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxx xxxxxxx
xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxx xxxxx x x
SCLK
SI
R/W A3 A2 A1 A0 CH1 CH0 X D7 D6 D5 D4 D3 D2 D1 D0
R/W = 0; A[3:0] = register address; CH1 = 0, CH0 = 0
a. Register write
SCLK
SI
R/W A3 A2 A1 A0 CH1 CH0 X
SO
D7 D6 D5 D4 D3 D2 D1 D0
R/W = 1; A[3:0] = register address; CH1 = 0, CH0 = 0
b. Register read
002aab433
002aab434
SCLK
SI
R/W A3 A2 A1 A0 CH1 CH0 X D7 D6 D5 D4 D3 D2 D1 D0 D7 D6 D5 D4 D3 D2 D1 D0
R/W = 0; A[3:0] = 0000; CH1 = 0, CH0 = 0
c. FIFO write cycle
last bit
002aab435
SCLK
SI
SO
R/W A3 A2 A1 A0 CH1 CH0 X
D7 D6 D5 D4 D3 D2 D1 D0 D7 D6 D5 D4 D3 D2 D1 D0
R/W = 1; A[3:0] = 0000; CH1 = 0, CH0 = 0
d. FIFO read cycle
Fig 24. SPI operation
last bit
002aab436