English
Language : 

SM5903CF Datasheet, PDF (9/31 Pages) Nippon Precision Circuits Inc – compression and non compression type anti-shock memory controller
SM5903CF
DRAM access timing (with single DRAM)
t RASL
5tCY
NRAS
NCAS
t RCD
2tCY
t CASL
3tCY
t RADS
t RADH
t CADS
A0 to A10 ,,,,,,,,,,,,,,,,,,,,,,,,,,,, 1tCY
1tCY
1tCY
t CWDS
3tCY
D0 to D3
(WRITE)
t CADH
5tCY
t CWDH
3tCY
t CRDS
D0 to D3
(READ)
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
t WCS
3tCY
t WEL
6tCY
NWE
(WRITE)
t RASH
3tCY
t CASH
5tCY
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
t CRDH
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
The NWE terminal output is fixed as "High-level" when selecting "READ".
DRAM access timing (with 2 DRAMs)
NRAS
NCAS
(DRAM1 SELECT)
t RCD
2tCY
t RASL
5 tCY
t CASL
3tCY
t RASH
3tCY
t CASH
5tCY
NCAS2
(DRAM2 SELECT)
t RDC
2 tCY
t CASL
3tCY
t RADS
t RADH
t CADS
A0 to A9 ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, 1tCY
1tCY
1tCY
t CWDS
3tCY
D0 to D3
(WRITE)
t CADH
5tCY
t CWDH
3tCY
t CRDS
D0 to D3
(READ)
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
t WCS
3 tCY
NWE
(WRITE)
t WCS
t WEL
6 tCY
t CASH
5tCY
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
t CRDH
,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
The NWE terminal output is fixed as "High-level" when selecting "READ".
NCAS terminal output is fixed as "High-level" when selecting "DRAM2".
NCAS2 terminal output is fixed as "High-level" when selecting "DRAM1".
NIPPON PRECISION CIRCUITS-9