English
Language : 

HYMD532M646CLP6-D43 Datasheet, PDF (4/20 Pages) Hynix Semiconductor – 200pin DDR SDRAM SO-DIMMs based on 512Mb C ver. (TSOP)
11
200pin DDR SDRAM SO-DIMMs
FUNCTIONAL BLOCK DIAGRAM
256MB, 32M x 64 Unbuffered SO-DIMM: HYMD532M646C[L]P6
/S 0
DQS0
DM0
DQ00
DQ01
DQ02
DQ03
DQ04
DQ05
DQ06
DQ07
DQS1
DM1
DQ08
DQ09
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
LDQS /S
LDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
D 0 I/O7
UDQS
UDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
DQS4
DM4
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQS5
DM5
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
LDQS /S
LDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
D 2 I/O7
UDQS
UDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
DQS2
DM2
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQS3
DM3
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
LDQS /S
LDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
D 1 I/O7
UDQS
UDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
DQS6
DM6
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQS7
DM7
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
LDQS /S
LDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
D 3 I/O7
UDQS
UDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
# Unless otherwise noted, resistor values are 22O +- 5%
B A 0-B A 1
A0-AN
/R A S
/C A S
/W E
CKE0
CKE1
SDRAMs D0-D3
SDRAMs D0-D3
SDRAMs D0-D3
SDRAMs D0-D3
SDRAMs D0-D3
SDRAMs D0-D3
N .C .
Serial Presence Detector
(S P D )
SCL
SA0
A0
SA1
A1
SA2
A2
WP
SDA
CK0
/C K 0
CK1
/C K 1
CK2
/C K 2
2 loads
2 loads
0 loads
VDD SPD
VREF
VDD
VSS
V D D ID
SPD
SDRAMS DO-D7
SDRAMS DO-D7
VDD and VDDQ
SDRAMS DO -D7,SPD
Strap:see Note 4
Notes :
DQ wiring m ay differ from that described in this
drawing : however DQ/DM/DQS relationship are
m aintained as shown.
VDDID strap connections:
(for m em ory device VDD, VDDQ)
Strap out (open) : VDD = VDDQ
Strap in (closed) : VDD ≠ VDDQ
Rev. 1.3 / Feb. 2006
4