English
Language : 

HYMD512G726B4-M Datasheet, PDF (3/16 Pages) Hynix Semiconductor – Low Profile Registered DDR SDRAM DIMM
FUNCTIONAL BLOCK DIAGRAM
HYMD512G726B(L)4M-M/K/H/L
VSS
/RS0
DQS0
DQS1
DQS2
DQS3
DQS4
DQS5
DQS6
DQS7
DQS8
DQ0
DQ1
DQ2
DQ3
DQ8
DQ9
DQ10
DQ11
DQ16
DQ17
DQ18
DQ19
DQ24
DQ25
DQ26
DQ27
DQ32
DQ33
DQ34
DQ35
DQ40
DQ41
DQ42
DQ43
DQ48
DQ49
DQ50
DQ51
DQ56
DQ57
DQ58
DQ59
CB0
CB1
CB2
CB3
DQS /CS DM
I/O0
I/O1 D0
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D1
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D2
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D3
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D4
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D5
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D6
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D7
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D8
I/O2
I/O3
DM0/DQS9
DQ4
DQ5
DQ6
DQ7
D M 1 /D Q S 10
DQ12
DQ13
DQ14
DQ15
D M 2 /D Q S 11
DQ20
DQ21
DQ22
DQ23
D M 3 /D Q S 12
DQ28
DQ29
DQ30
DQ31
D M 4 /D Q S 13
DQ36
DQ37
DQ38
DQ39
D M 5 /D Q S 14
DQ44
DQ45
DQ46
DQ47
D M 6 /D Q S 15
DQ52
DQ53
DQ54
DQ55
D M 7 /D Q S 16
DQ60
DQ61
DQ62
DQ63
D M 8 /D Q S 17
CB4
CB5
CB6
CB7
DQS /CS DM
I/O0
I/O1 D90
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D100
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D101
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D102
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D103
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D104
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D105
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D106
I/O2
I/O3
DQS /CS DM
I/O0
I/O1 D107
I/O2
I/O3
VDDSPD
VDDQ
VDD
VREF
VSS
VDDID
Serial PD
DO-D8
DO-D8
DO-D8
DO-D8
Strap:see Note 4
SCL
Serial PD
WP A0 A1 A2
SA0 SA1SA2
SDA
/S0
BA0-BA1
A0-A12
/RAS
/CAS
CKE
/WE
PCK
/PCK
R
/RS->/CS : SDRAMs D0-D17
E
RBA0-RBA1-> : BA0->BA1 : SDRAMs D0-D17
G
RA0-RA12-> : A0->A12 : SDRAMs D0-D17
I
/RRAS->/RAS : SDRAMs D0-D17
S
T
/RCAS->/CAS : SDRAMs D0-D17
E
RCKEA->CKE : SDRAMs D0-D17
R
/RWE->WE : SDRAMs D0-D17
/RESET
CKO, /CKO------PLL*
* Wire per Clock Loading Table/Wiring Diagram
Note :
1. DQ-to-I/O wiring may be changed within a byte.
2. DQ/DQS/DM/CKE/S relationships must be
maintained as shown.
3. DQ/DQS resistors should be 22 Ohms.
4. VDDID strap connections (for memory device VDD, VDDQ) :
STRAP OUT (OPEN) : VDD = VDDQ
STRAP IN (VSS) : VDD ≠ VDDQ
5. Address and control resistors should be 22 Ohms.
Rev. 0.1 / June 2004
3