English
Language : 

HY57V561620 Datasheet, PDF (11/13 Pages) Hynix Semiconductor – 4Banks x 4M x 16Bit Synchronous DRAM
DEVICE OPERATING OPTION TABLE
HY57V561620(L)T-HP
133MHz(7.5ns)
125MHz(8ns)
100MHz(10ns)
CAS Latency
3CLKs
3CLKs
2CLKs
HY57V561620(L)T-H
tRCD
3CLKs
3CLKs
2CLKs
tRAS
6CLKs
6CLKs
5CLKs
133MHz(7.5ns)
125MHz(8ns)
100MHz(10ns)
CAS Latency
3CLKs
3CLKs
3CLKs
tRCD
3CLKs
3CLKs
3CLKs
tRAS
6CLKs
6CLKs
6CLKs
HY57V561620(L)T-8
125MHz(8ns)
100MHz(10ns)
83MHz(12ns)
CAS Latency
3CLKs
3CLKs
2CLKs
HY57V561620(L)T-P
tRCD
3CLKs
3CLKs
2CLKs
tRAS
6CLKs
6CLKs
4CLKs
100MHz(10ns)
83MHz(12ns)
66MHz(15ns)
CAS Latency
2CLKs
2CLKs
2CLKs
tRCD
2CLKs
2CLKs
2CLKs
tRAS
5CLKs
5CLKs
4CLKs
HY57V561620(L)T-S
100MHz(10.0ns)
83MHz(12.0ns)
66MHz(15.0ns)
CAS Latency
3CLKs
2CLKs
2CLKs
tRCD
2CLKs
2CLKs
2CLKs
tRAS
5CLKs
5CLKs
4CLKs
tRC
9CLKs
9CLKs
7CLKs
tRC
9CLKs
9CLKs
9CLKs
tRC
9CLKs
9CLKs
6CLKs
tRC
7CLKs
7CLKs
6CLKs
tRC
7CLKs
7CLKs
6CLKs
tRP
3CLKs
3CLKs
2CLKs
tRP
3CLKs
3CLKs
3CLKs
tRP
3CLKs
3CLKs
2CLKs
tRP
2CLKs
2CLKs
2CLKs
tRP
2CLKs
2CLKs
2CLKs
HY57V561620(L)T
tAC
5.4ns
6ns
6ns
tOH
2.7ns
3ns
3ns
tAC
5.4ns
6ns
6ns
tOH
2.7ns
3ns
3ns
tAC
tOH
6ns
3ns
6ns
3ns
6ns
3ns
tAC
tOH
6ns
3ns
6ns
3ns
6ns
3ns
tAC
tOH
6ns
3ns
6ns
3ns
6ns
3ns
Revision 1.8 / Apr.01