English
Language : 

HY5756820C Datasheet, PDF (10/12 Pages) Hynix Semiconductor – 4 Banks x 8M x 8Bit Synchronous DRAM
DEVICE OPERATING OPTION TABLE
HY57V56820C(L)T-6
166MHz(6ns)
143MHz(7ns)
133MHz(7.5ns)
CAS Latency
3CLKs
3CLKs
2CLKs
HY57V56820C(L)T-K
tRCD
3CLKs
3CLKs
3CLKs
tRAS
7CLKs
6CLKs
6CLKs
133MHz(7.5ns)
125MHz(8ns)
100MHz(10ns)
CAS Latency
3CLKs
3CLKs
2CLKs
HY57V56820C(L)T-H
tRCD
3CLKs
3CLKs
2CLKs
tRAS
7CLKs
6CLKs
6CLKs
133MHz(7.5ns)
125MHz(8ns)
100MHz(10ns)
CAS Latency
2CLKs
3CLKs
2CLKs
HY57V56820C(L)T-8
tRCD
2CLKs
3CLKs
2CLKs
tRAS
6CLKs
6CLKs
5CLKs
125MHz(8ns)
100MHz(10ns)
83MHz(12ns)
CAS Latency
3CLKs
2CLKs
2CLKs
HY57V56820C(L)T-P
tRCD
3CLKs
2CLKs
2CLKs
tRAS
6CLKs
5CLKs
4CLKs
100MHz(10ns)
83MHz(12ns)
66MHz(15ns)
CAS Latency
2CLKs
2CLKs
2CLKs
tRCD
2CLKs
2CLKs
2CLKs
tRAS
5CLKs
5CLKs
4CLKs
HY57V56820C(L)T-S
100MHz(10ns)
83MHz(12ns)
66MHz(15ns)
CAS Latency
3CLKs
2CLKs
2CLKs
tRCD
2CLKs
2CLKs
2CLKs
tRAS
5CLKs
5CLKs
4CLKs
tRC
10CLKs
9CLKs
9CLKs
tRC
10CLKs
9CLKs
9CLKs
tRC
8CLKs
9CLKs
7CLKs
tRC
9CLKs
7CLKs
6CLKs
tRC
7CLKs
7CLKs
6CLKs
tRC
7CLKs
7CLKs
6CLKs
tRP
3CLKs
3CLKs
3CLKs
tRP
3CLKs
3CLKs
3CLKs
tRP
2CLKs
3CLKs
2CLKs
tRP
3CLKs
2CLKs
2CLKs
tRP
2CLKs
2CLKs
2CLKs
tRP
2CLKs
2CLKs
2CLKs
HY57V56820C(L)T
tAC
5.4ns
5.4ns
5.4ns
tOH
2.7ns
2.7ns
2.7ns
tAC
5.4ns
6ns
6ns
tOH
2.7ns
3ns
3ns
tAC
5.4ns
6ns
6ns
tOH
2.7ns
3ns
3ns
tAC
tOH
6ns
3ns
6ns
3ns
6ns
3ns
tAC
tOH
6ns
3ns
6ns
3ns
6ns
3ns
tAC
tOH
6ns
3ns
6ns
3ns
6ns
3ns
Rev. 0.4 / July 2003
10