English
Language : 

68HC05V12 Datasheet, PDF (130/240 Pages) Freescale Semiconductor, Inc – General Release Specification
Freescale Semiconductor, Inc.
Byte Data Link Controller-Digital
14.7.6.3
14.7.6.4
14.7.6.5
Framing Error . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
Bus Fault . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
Break (BREAK) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
14.8 BDLC MUX Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .155
14.8.1 Rx Digital Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .155
14.8.1.1 Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .156
14.8.1.2 Performance. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .157
14.8.2 J1850 Frame Format. . . . . . . . . . . . . . . . . . . . . . . . . . . . .158
14.8.3 J1850 VPW Symbols. . . . . . . . . . . . . . . . . . . . . . . . . . . . .161
14.8.3.1 Logic 0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .161
14.8.3.2 Logic 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .162
14.8.3.3 Normalization Bit (NB) . . . . . . . . . . . . . . . . . . . . . . . . . .163
14.8.3.4 Start of Frame Symbol (SOF) . . . . . . . . . . . . . . . . . . . .163
14.8.4 EOD − End of Data Symbol. . . . . . . . . . . . . . . . . . . . . . . .163
14.8.4.1 End of Frame Symbol (EOF) . . . . . . . . . . . . . . . . . . . . .163
14.8.4.2 Inter-Frame Separation Symbol (IFS) . . . . . . . . . . . . . .163
14.8.4.3 Break Signal (BREAK) . . . . . . . . . . . . . . . . . . . . . . . . . .163
14.8.5 J1850 VPW Valid/Invalid Bits and Symbols . . . . . . . . . . .164
14.8.5.1 Invalid Passive Bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . .165
14.8.5.2 Valid Passive Logic 0 . . . . . . . . . . . . . . . . . . . . . . . . . . .165
14.8.5.3 Valid Passive Logic 1 . . . . . . . . . . . . . . . . . . . . . . . . . . .166
14.8.5.4 Valid EOD Symbol . . . . . . . . . . . . . . . . . . . . . . . . . . . . .166
14.8.5.5 Valid EOF and IFS Symbol . . . . . . . . . . . . . . . . . . . . . .167
14.8.5.6 Idle Bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .167
14.8.5.7 Invalid Active Bit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .168
14.8.5.8 Valid Active Logic 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . .168
14.8.5.9 Valid Active Logic 0 . . . . . . . . . . . . . . . . . . . . . . . . . . . .168
14.8.5.10 Valid SOF Symbol . . . . . . . . . . . . . . . . . . . . . . . . . . . . .168
14.8.5.11 Valid BREAK Symbol . . . . . . . . . . . . . . . . . . . . . . . . . . .169
14.8.6 Message Arbitration . . . . . . . . . . . . . . . . . . . . . . . . . . . . .169
14.9 BDLC Application Notes . . . . . . . . . . . . . . . . . . . . . . . . . . . . .171
14.9.1 Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .171
14.9.2 BDLC Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .171
14.9.3 BDLC Wait Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .172
General Release Specification
Byte Data Link Controller-Digital (BDLC-D)
For More Information On This Product,
Go to: www.freescale.com
MC68HC05V12 — Rev. 1.0