English
Language : 

HYS64-74V8200GU Datasheet, PDF (5/17 Pages) Siemens Semiconductor Group – 3.3 V 8M x 64/72-Bit 1 Bank SDRAM Module 3.3 V 16M x 64/72-Bit 2 Bank SDRAM Module
HYS 64(72)V8200/16220GU-8/-10
SDRAM Modules
WE
CS0
DQMB0
DQ(7:0)
CS WE
DQM
DQ0-DQ7
D0
DQMB1
DQ(15:8)
CS WE
DQM
DQ0-DQ7
D1
CB(7:0)
CS2
DQMB2
DQ(23:16)
CS WE
DQM
DQ0-DQ7
D8
CS WE
DQM
DQ0-DQ7
D2
DQMB3
DQ(31:24)
CS WE
DQM
DQ0-DQ7
D3
A0-A11, BA0, BA1
D0-D7, (D8)
VCC
D0-D7, (D8)
C0-C15, (C16, C17)
VSS
D0-D7, (D8)
RAS
D0-D7, (D8)
CAS
D0-D7, (D8)
CKE0
D0-D7, (D8)
Note: D8 is only used in the x72 ECC version.
DQMB4
DQ(39:32)
DQMB5
DQ(47:40)
CS WE
DQM
DQ0-DQ7
D4
CS WE
DQM
DQ0-DQ7
D5
DQMB6
DQ(55:48)
CS WE
DQM
DQ0-DQ7
D6
DQMB7
DQ(63:56)
CS WE
DQM
DQ0-DQ7
D7
E2PROM (256 word x 8 Bit)
SA0 SA0
SA1 SA1 SDA
SA2 SA2 WP
SCL SCL
47 kΩ
CLK0
CLK1
CLK2
CLK3
Clock Wiring
16 M x 64
16 M x 72
4 SDRAM + 3.3 pF
Termination
4 SDRAM + 3.3 pF
Termination
5 SDRAM
Termination
4 SDRAM + 3.3 pF
Termination
SPB03958
Block Diagram for 8M × 64/72 SDRAM DIMM Modules (HYS 64/72V8200GU)
Semiconductor Group
5
1998-08-01