English
Language : 

HD74HC597 Datasheet, PDF (7/10 Pages) Hitachi Semiconductor – 8-bit Latch/Shift Register
HD74HC597
• Waveform – 5 (Data to RCK)
tr/tf
tr/tf
90 %
90 %
90 %
90 %
VCC
Input A to H
50 % 50 %
50 % 50 %
10 %
10 %
10 %
10 %
0V
tsu
th
90 %
90 %
VCC
Input RCK
50 %
10 %
10 %
0V
tr
tf
Note : 1. Input waveform : PRR ≤ 1 MHz, duty cycle 50%, tr ≤ 6 ns, tf ≤ 6 ns
• Waveform – 6 (SER to SCK)
tr/tf
tr/tf
90 %
90 %
90 %
90 %
VCC
Input SER
50 % 50 %
50 % 50 %
10 %
10 %
10 %
10 %
0V
tsu
th
90 %
90 %
VCC
Input SCK
50 %
10 %
10 %
0V
tr
tf
Note : 1. Input waveform : PRR ≤ 1 MHz, duty cycle 50%, tr ≤ 6 ns, tf ≤ 6 ns
• Waveform – 7 (SLoad to SCK)
tr
tf
Input SLoad
90 %
50 %
90 %
50 %
VCC
10 %
10 %
0V
tsu
th
90 %
90 %
VCC
Input SCK
50 %
10 %
10 %
0V
tr
tf
Note : 1. Input waveform : PRR ≤ 1 MHz, duty cycle 50%, tr ≤ 6 ns, tf ≤ 6 ns
Rev.2.00 Mar 30, 2006 page 7 of 9