|
MC9S12B128 Datasheet, PDF (3/128 Pages) Motorola, Inc – microcontroller unit (MCU) | |||
|
◁ |
Table of Contents
Device User Guide â9S12B128DGV1/D V01.11
Section 1 Introduction
1.1 Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .19
1.2 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .19
1.3 Modes of Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
1.4 Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
1.5 System Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
1.5.1 Detailed Register Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .29
1.6 Part ID Assignments. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .46
Section 2 Signal Description
2.1 System Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .48
2.1.1 Signal Properties Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .50
2.2 Detailed Signal Descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .51
2.2.1 EXTAL, XTAL â Oscillator Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .51
2.2.2 RESET â External Reset Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .52
2.2.3 TEST â Test Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .52
2.2.4 VREGEN â Voltage Regulator Enable Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .52
2.2.5 XFC â PLL Loop Filter Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .52
2.2.6 BKGD / TAGHI / MODC â Background Debug, Tag High, and Mode Pin . . . . . . . .52
2.2.7 PAD[15:0] / AN[15:0] â Port AD Input Pins ATD . . . . . . . . . . . . . . . . . . . . . . . . . . .52
2.2.8 PA[7:0] / ADDR[15:8] / DATA[15:8] â Port A I/O Pins . . . . . . . . . . . . . . . . . . . . . . .53
2.2.9 PB[7:0] / ADDR[7:0] / DATA[7:0] â Port B I/O Pins . . . . . . . . . . . . . . . . . . . . . . . . .53
2.2.10 PE7 / NOACC / XCLKS â Port E I/O Pin 7 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .53
2.2.11 PE6 / MODB / IPIPE1 â Port E I/O Pin 6 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .54
2.2.12 PE5 / MODA / IPIPE0 â Port E I/O Pin 5 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .54
2.2.13 PE4 / ECLK â Port E I/O Pin 4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .54
2.2.14 PE3 / LSTRB / TAGLO â Port E I/O Pin 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
2.2.15 PE2 / R/W â Port E I/O Pin 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
2.2.16 PE1 / IRQ â Port E Input Pin 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
2.2.17 PE0 / XIRQ â Port E Input Pin 0. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
2.2.18 PH7 / KWH7 â Port H I/O Pin 7 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
2.2.19 PH6 / KWH6 â Port H I/O Pin 6 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
2.2.20 PH5 / KWH5 â Port H I/O Pin 5 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
3
|
▷ |