English
Language : 

IS61WV25632ALL Datasheet, PDF (2/19 Pages) Integrated Silicon Solution, Inc – TTL compatible inputs and outputs
IS61WV25632ALL/ALS
IS61WV25632BLL/BLS
IS64WV25632BLL/BLS
PIN CONFIGURATION
package code: B 90 bALL fbga (Top View) (8.00 mm x 13.00 mm Body, 0.8 mm Ball Pitch)
123456789
A
DQ1 DQ0 VSS
B
DQ2 VDD VSS
C
VSS DQ3 DQ4
D
VSS DQ6 DQ5
E
VDD DQ7 NC
F
VSS BWa A3
G
A0 A1 A2
H
A15 A14 A13
J
CE2 A17 A16
K
BWb NC NC
L
VDD DQ8 VSS
M
VSS DQ9 DQ10
N
VSS DQ12 DQ11
P
DQ13 VDD VSS
R
DQ14 DQ15 VSS
VDD DQ31 DQ30
VDD VSS DQ29
DQ27 DQ28 VDD
DQ26 DQ25 VDD
NC DQ24 VSS
A4 BWd VDD
A10 A5 A6
A8 A7 A11
A9 A12 CE
OE WE BWc
VDD DQ23 VSS
DQ21 DQ22 VDD
DQ20 DQ19 VDD
VDD VSS DQ18
VDD DQ16 DQ17
PIN DESCRIPTIONS
A0-A17
Address Inputs
DQx
CE, CE2
OE
Data I/O
Chip Enable Input
Output Enable Input
WE
Write Enable Input
BWx (x=a-d)
Byte Write Control
Vdd
Power
Vss
Ground
NC
No Connection
2
Integrated Silicon Solution, Inc. — www.issi.com
Rev.  00B
04/23/08