English
Language : 

THC63LVD104S Datasheet, PDF (7/12 Pages) THine Electronics, Inc. – 112MHz 30Bits Color LVDS Receiver
THC63LVD104S Rev.1.0
Switching Characteristics
Symbol
tRCP
tRCH
tRCL
tRS
tRH
tTLH
tTHL
tSK
tRIP1
tRIP0
tRIP6
tRIP5
tRIP4
tRIP3
tRIP2
tRPLL
tRCD
tRCIP
Parameter
CLKOUT Period
(Fig4)
CLKOUT High Time
(Fig4)
CLKOUT Low Time
(Fig4)
TTL Data Setup to CLKOUT
TTL Data Hold to CLKOUT
TTL Low to High Transition Time
(Fig 3)
TTL High to Low Transition Time
(Fig 3)
Receiver Skew
Margin
(Fig6)
tRCIP=85MHz
tRCIP=112MHz
Input Data Position0
(Fig6)
Input Data Position1
(Fig6)
Input Data Position2
(Fig6)
Input Data Position3
(Fig6)
Input Data Position4
(Fig6)
Input Data Position5
(Fig6)
Input Data Position6
(Fig6)
Phase Lock Loop Set
(Fig7)
RCLK +/- to
CLK OUT Delay
(Fig8)
tRCIP=75MHz
CLKIN Period
(Fig6)
Min.
8.93
0.50tRCP-1.5
0.35tRCP-1.0
-400
-350
-tSK
t--R----C---I--P-
7
–
tSK
2 t--R----C---I--P-
7
–
tSK
3 t--R----C---I--P-
7
–
tSK
4 t--R----C---I--P-
7
–
tSK
5 t--R----C---I--P-
7
–
tSK
6 t--R----C---I--P-
7
–
tSK
45.5
8.93
Typ.
T
T---
2
T---
2
1.3
VCC=VCC=PVCC=LVCC
Max.
Units
125.0
ns
ns
ns
ns
ns
3.0
ns
1.3
0
0
0
t--R----C---I--P-
7
2 t--R----C---I--P-
7
3 t--R----C---I--P-
7
4 t--R----C---I--P-
7
5 t--R----C---I--P-
7
6 t--R----C---I--P-
7
3.0
ns
400
ps
350
ps
+tSK
ns
t--R----C---I--P-
7
+
tSK
ns
2 t--R----C---I--P-
7
+
tSK
ns
3 t--R----C---I--P-
7
+
tSK
ns
4 t--R----C---I--P-
7
+
tSK
ns
5 t--R----C---I--P-
7
+
tSK
ns
6 t--R----C---I--P-
7
+
tSK
ns
10.0
ms
48.5
ns
125.0
ns
Copyright 2004 THine Electronics, Inc. All rights reserved
7
THine Electronics, Inc.