English
Language : 

AK8430 Datasheet, PDF (6/25 Pages) Asahi Kasei Microsystems – 6CH CCD SENSOR ANALOG PROCESSOR
ASAHI KASEI
R0 レジスタ
レジスタ説明
[AK8430]
D0 ࠇิਖ਼Ϩϯδൺݕग़Πωʔϒϧ
0:
通常動作
1:
黒補正レンジ比検出イネーブル
黒補正レンジ比検出をイネーブルにすると、AK8430 は自動的に 10bit ADC で黒補正回路のフルスケ
ールを検出し、検出値を黒補正レンジ比レジスタ RE、RF に書き込みます。検出が終了すると、このビッ
トは自動的に 0 に戻ります。詳細は RE レジスタの項を参照してください。
D1 ࠇิਖ਼Ϟʔυબ୒
0:
オフセットキャンセルモード
1:
全画素補正モード
オフセットキャンセルモードでは黒補正回路の入力データとして、オフセットデータレジスタ R2~R7 が選
択されます。一方、全画素補正モードでは、バス BD0~BD8 のデータが黒補正回路の入力として選択さ
れます。全画素補正モードでは画素周期で BD0~BD8 の入力データを変えることで、画素ごとに黒補正
をすることができます。BD0~BD8 の入力タイミングについては、デジタル AC 特性の CDS モードタイミ
ング図及びラインクランプモードタイミング図を参照して下さい。
D2 PGA Πωʔϒϧ
0:
イネーブル
1:
ディセーブル (ゲイン 1 に固定)
D5-D3
νϟωϧॲཧॱংબ୒
6CH モード
D5 D4 D3
処理順序
0
0
0 CN0O→CN1O→CN2O→CN0E→CN1E→CN2E
0
0
1 CN2O→CN0O→CN1O→CN2E→CN0E→CN1E
0
1
X CN1O→CN2O→CN0O→CN1E→CN2E→CN0E
1
0
0 CN0O→CN2O→CN1O→CN0E→CN2E→CN1E
1
0
1 CN1O→CN0O→CN2O→CN1E→CN0E→CN2E
1
1
X CN2O→CN1O→CN0O→CN2E→CN1E→CN0E
偶奇の順は固定で、奇が先、偶が後です。X は Don’t Care です。
3CH モード
D5 D4
0
0
0
0
0
1
1
0
1
0
1
1
D3
処理順序
0 CN0O→CN1O→CN2O
1 CN2O→CN0O→CN1O
X CN1O→CN2O→CN0O
0 CN0O→CN2O→CN1O
1 CN1O→CN0O→CN2O
X CN2O→CN1O→CN0O
<MS0017-J-01>
6
2000/11