English
Language : 

A1020B-PL44C Datasheet, PDF (61/98 Pages) Actel Corporation – Highly Predictable Performance with Automatic Placement and Routing
132-Pin CPGA
Pin Number
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
B1
B2
B3
B4
B5
B6
B7
B8
B9
B10
B11
B12
B13
C1
C2
C3
C4
C5
C6
C7
C8
C9
C10
C11
C12
C13
D1
D2
D3
D6
D7
A1240A
Function
MODE
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
CLKB, I/O
CLKA, I/O
PRA, I/O
GND
I/O
I/O
SDI, I/O
I/O
I/O
I/O
DCLK, I/O
I/O
GND
PRB, I/O
VCC
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
VCC
Pin Number
D8
D11
D12
D13
E1
E2
E3
E11
E12
E13
F1
F2
F3
F4
F10
F11
F12
F13
G1
G2
G3
G4
G10
G11
G12
G13
H1
H2
H3
H4
H10
H11
H12
H13
J1
J2
J3
J11
J12
J13
K1
K2
K3
K6
A1240A
Function
I/O
I/O
I/O
I/O
I/O
I/O
GND
GND
GND
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
VCC
VCC
VCC
VCC
VCC
VCC
VCC
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
GND
GND
GND
I/O
I/O
I/O
I/O
I/O
I/O
HiRel FPGAs
Pin Number
K7
K8
K11
K12
K13
L1
L2
L3
L4
L5
L6
L7
L8
L9
L10
L11
L12
L13
M1
M2
M3
M4
M5
M6
M7
M8
M9
M10
M11
M12
M13
N1
N2
N3
N4
N5
N6
N7
N8
N9
N10
N11
N12
N13
A1240A
Function
VCC
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
GND
I/O
VCC
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
61