English
Language : 

GS2985 Datasheet, PDF (31/45 Pages) Gennum Corporation – Uses standard 27MHz crystal
t0
t1
SCK
t3
t2
t8
CS
SDI
32 cycles
delayed
SDO
R/W 0 0 R A4 A3 A2 A1 A0 C6 C5 C4 C3 C2 C1 C0 D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
t6
R/W 0 0 R A4 A3 A2 A1 A0 C6 C5 C4 C3 C2 C1 C0 D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D
Figure 4-8: SPI Write Timing
t0
t1
SCK
t3
t2
t8
CS
SDI
32 cycles
delayed
SDO
R/W 0 0 R A4 A3 A2 A1 A0 C6 C5 C4 C3 C2 C1 C0
Figure 4-9: SPI Read Timing
Table 4-11: GSPI Time Delay
Parameter
CS_n LOW before HOST_CLK rising edge
HOST_CLK period
HOST_CLK duty cycle
Input data setup time
Output hold time (15pF load)
CS_n HIGH after last HOST_CLK rising edge
Symbol
t0
t1
t2
t3
t6
t7
Input data hold time
t8
R/W 0 0 R A4 A3 A2 A1 A0 C6 C5 C4 C3 C2 C1 C0 D15 D14 D13 D12 D11 D10 D9 D8 D7
Conditions
50% levels
Min
1.5
100
40
1.5
1.5
75% of
HOST_CLK
period
1.5
Typ Max Units
−
−
ns
−
−
ns
50
60
%
−
−
ns
−
−
ns
−
−
ns
−
−
ns
GS2985 Multi-Rate SDI Reclocker with Equalization &
De-emphasis
Data Sheet
36663 - 5
July 2012
31 of 45
Proprietary & Confidential