English
Language : 

SSTU32866 Datasheet, PDF (6/29 Pages) NXP Semiconductors – 1.8 V 25-bit 1:1 or 14-bit 1:2 configurable registered buffer with parity for DDR2 RDIMM applications
Philips Semiconductors
SSTU32866
1.8 V DDR2 configurable registered buffer with parity
1
2
A DCKE PPO
B
D2
d.n.u.
C
D3
d.n.u.
D DODT QERR
E
D5
n.c.
F
D6
n.c.
G PAR_IN RESET
H CK
DCS
J
CK
CSR
K
D8
d.n.u.
L
D9
d.n.u.
M D10 d.n.u.
N D11 d.n.u.
P D12 d.n.u.
R D13 d.n.u.
T D14 d.n.u.
3
VREF
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
VREF
4
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
VDD
5
6
QCKEA QCKEB
Q2A
Q2B
Q3A
Q3B
QODTA QODTB
Q5A
Q5B
Q6A
Q6B
C1
C0
QCSA QCSB
n.c.
n.c.
Q8A
Q8B
Q9A
Q9B
Q10A Q10B
Q11A Q11B
Q12A Q12B
Q13A Q13B
Q14A Q14B
002aab109
Fig 5. Ball mapping, 1:2 Register A (C0 = 0, C1 = 1)
9397 750 14181
Product data sheet
1
2
A
D1
PPO
B
D2
d.n.u.
C
D3
d.n.u.
D
D4
QERR
E
D5
d.n.u.
F
D6
d.n.u.
G PAR_IN RESET
H CK
DCS
J
CK
CSR
K
D8
d.n.u.
L
D9
d.n.u.
M D10 d.n.u.
N DODT d.n.u.
P D12 d.n.u.
R D13 d.n.u.
T DCKE d.n.u.
3
VREF
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
VREF
4
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
GND
VDD
VDD
5
6
Q1A
Q1B
Q2A
Q2B
Q3A
Q3B
Q4A
Q4B
Q5A
Q5B
Q6A
Q6B
C1
C0
QCSA QCSB
n.c.
n.c.
Q8A
Q8B
Q9A
Q9B
Q10A Q10B
QODTA QODTB
Q12A Q12B
Q13A Q13B
QCKEA QCKEB
002aab110
Fig 6. Ball mapping, 1:2 Register B (C0 = 1, C1 = 1)
Rev. 02 — 11 November 2004
© Koninklijke Philips Electronics N.V. 2004. All rights reserved.
6 of 29