English
Language : 

PT7C4307_13 Datasheet, PDF (5/15 Pages) Pericom Semiconductor Corporation – Real-time Clock Module
PT7C4307
Real-time Clock Module (I2C Bus)
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Over the operating range
Symbol
Item
fSCL
SCL clock frequency
tSU;STA
START condition set-up time
tHD;STA
START condition hold time
tSU;DAT
tHD;DAT1
Data set-up time (RTC read/write)
Data hold time (RTC write)
tHD;DAT2
Data hold time (RTC read)
tSU;STO
STOP condition setup time
tBUF
Bus idle time between a START and STOP condition
tLOW
When SCL = "L"
tHIGH
When SCL = "H"
tr
Rise time for SCL and SDA
tf
Fall time for SCL and SDA
tSP*
Allowable spike time on bus
CB
Capacitance load for each bus line
* Note: only reference for design
Min.
-
0.6
0.6
200
35
0
0.6
1.3
1.3
0.6
-
-
-
-
Typ.
-
-
-
-
-
-
-
-
-
-
-
-
-
-
Max. Unit
400
kHz
-
s
-
s
-
ns
-
ns
-
s
-
s
-
s
-
s
-
s
0.3
s
0.3
s
50
ns
400
pF
S
SCL
SDA
tHD;STA
tLOW
fSCL
tSU;DAT
tHIGH
tHD;DAT
S Start condition
Sr Restart condition
P Stop condition
Sr
tHD;STA
tSU;STA
P
tSU;STA
tSP
tBUF
tSU;STO
tHD;STA
2013-06-0002
PT0206-5 06/18/13
5