English
Language : 

IS61WV1288EEBLL Datasheet, PDF (2/16 Pages) Integrated Silicon Solution, Inc – 256K x 8 HIGH SPEED ASYNCHRONOUS CMOS STATIC RAM WITH ECC
IS61/64WV1288EEBLL
PIN CONFIGURATION
32-Pin SOJ
A0 1
A1 2
A2 3
A3 4
CE 5
I/O0 6
I/O1 7
VDD 8
GND 9
I/O2 10
I/O3 11
WE 12
A4 13
A5 14
A6 15
A7 16
32 A16
31 A15
30 A14
29 A13
28 OE
27 I/O7
26 I/O6
25 GND
24 VDD
23 I/O5
22 I/O4
21 A12
20 A11
19 A10
18 A9
17 A8
PIN DESCRIPTIONS
A0-A16
CE
OE
WE
Address Inputs
Chip Enable Input
Output Enable Input
Write Enable Input
I/O0-I/O7 Bidirectional Ports
Vdd Power
GND
Ground
PIN CONFIGURATION
32-Pin TSOP (Type II) (T)
32-Pin sTSOP (Type I) (H)
A0 1
A1 2
A2 3
A3 4
CE 5
I/O0 6
I/O1 7
VDD 8
GND 9
I/O2 10
I/O3 11
WE 12
A4 13
A5 14
A6 15
A7 16
32 A16
31 A15
30 A14
29 A13
28 OE
27 I/O7
26 I/O6
25 GND
24 VDD
23 I/O5
22 I/O4
21 A12
20 A11
19 A10
18 A9
17 A8
PIN CONFIGURATION
48-mini BGA (B) (6 mm x 8 mm)
1 23 45 6
A
NC
OE
A2
A6
A7
NC
B
I/O0
NC
A1
A5
CE
I/O7
C
I/O1
NC
A0
A4
NC I/O6
D
GND NC
NC
A3
NC
VDD
E
VDD
NC
NC
NC
NC GND
F
I/O2
NC
A14 A11 I/O4 I/O5
G
I/O3
NC
A15 A12 WE
A8
H
NC A10 A16 A13 A9
NC
2
Integrated Silicon Solution, Inc. — www.issi.com
Rev. 00A
10/10/2012