English
Language : 

HYMD512M646AFS8-D43 Datasheet, PDF (4/17 Pages) Hynix Semiconductor – Unbuffered DDR SO-DIMM
FUNCTIONAL BLOCK DIAGRAM
CKE1
CKE0
/CS1
/CS0
DQS0
DM0
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
DQS /CS0 /CS1 /CKE0 /CKE1
D0
DQS1
DM1
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DM
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
DQS /CS0 /CS1 /CKE0 /CKE1
D1
DQS2
DM2
DQS3
DM3
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DM DQS /CS0 /CS1 /CKE0 /CKE1
I/O0
I/O1
I/O2
I/O3
I/O4
D2
I/O5
I/O6
I/O7
DM
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
DQS /CS0 /CS1 /CKE0 /CKE1
D3
BA0-
BA1
A0-
A12
/RAS
/CAS
/WE
VDD SPD
VDD /VDDQ
VREF
VSS
VDDID
SPD
DO-D15
DO-D15
DO-D15
Strap:see Note 4
BA0-BA1 : SDRAMs D0-D7
A0-A12 : SDRAMs D0-D7
/RAS : SDRAMs D0-D7
/CAS : SDRAMs D0-D7
/WE : SDRAMs D0-D7
Rev. 0.2 / Apr. 2004
HYMD512M646A(L)FS8-D43/D4
DQS4
DM4
DQS5
DM5
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DM
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
DQS /CS0 /CS1 /CKE0 /CKE1
D4
DM
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
DQS /CS0 /CS1 /CKE0 /CKE1
D5
DQS6
DM6
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DM
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
DQS /CS0 /CS1 /CKE0 /CKE1
D6
DQS7
DM7
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
SCL
DM
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
DQS /CS0 /CS1 /CKE0 /CKE1
D7
Serial PD
WP
A0
A1
A2
SDA
SA0 SA1 SA2
Note :
1. DQ-to-I/O wiring is shown as recommended but may
be changed.
2. DQ/DQS/DM/CKE/S relationships must be maintained
as shown.
3. DQ, DQS, DM/DQS resistors : 22 Ohms ? 5%.
4. VDDID strap connections (for memory device VDD, VDDQ) :
STRAP OUT (OPEN) : VDD = VDDQ
STRAP IN (VSS) : VDD ? VDDQ
4