English
Language : 

8255PPI Datasheet, PDF (2/8 Pages) List of Unclassifed Manufacturers – PROGRAMMIERBARER PARALLELER INTERFACESCHALTKREIS
FH Kiel FB Informatik & Elektrotechnik Prof.Dr. K. Kißig klaus.kissig@fh-kiel.de
2. Architektur
Bild 1: Architektur PPI 8255
Der Datenbuspuffer stellt die Schnittstelle zum Systemdatenbus dar. Das Senden und Empfangen von Daten
erfolgt mit IN/OUT-Operationen der CPU. Über den Datenbuspuffer werden zwei Basisfunktionen des PPI
ausgeführt:
- Programmieren des Mode
- Lesen oder Schreiben von Daten in oder von den Ports A, B oder C.
Die Lese/Schreib-Logik verarbeitet die Informationen der Eingänge Read, Write und Chip Select. Die zwei
Adreßeingänge A1 und A0 dienen zur internen Adressierung der 3 Ports sowie der Erkennung des Steuerbytes.
A1 A0
00
01
10
11
Funktion
Port A
Port B
Port C
Steuerbyte (nur Schreiben)
Tabelle 1: 8255 Basisportadressen
Die Programmierung des Schaltkreises erfolgt mit einem Steuerbyte.
2