English
Language : 

PARANI-BCD210 Datasheet, PDF (17/25 Pages) List of Unclassifed Manufacturers – Bluetooth-serial Module
PARANI-BCD210
4.5 I/O 병렬 포트 (I/O Parallel Ports)
PIO 라인은 소프트웨어적으로 약하게(weak)또는 강하게(strong) 풀다운 (pull-down) 할 수 있으며
BCD210이 리셋되면 모든 PIO라인은 약하게 풀다운 되는 입력 단으로 설정 됩니다.
PIO 라인의 어떤 것이라도 인터럽트 요청라인 또는 슬립모드에서 깨어나는 (wake-up) 라인으로 사용되
도록 설정할 수 있습니다. PIO_6 또는 PIO_2 는 외부 클록 소스를 요청하도록 설정할 수 있습니다. 이
는 BCD210이 시스템 ASIC (Application Specific Integrated Circuit)으로 부터 발생 되는 클록을 이용 시
유용합니다. PSKEY_CLOCK_REQUEST_ENABLE (0x246)를 이용하여, BCD210이 딥 슬립 (Deep Sleep)
모드에 있을 시 PIO_6/PIO_2가 low로 유지되고 클록 신호가 필요 시 high로 유지되도록 설정 할수 있
습니다. 이 경우 클록은 PIO_6/PIO_2가 low 에서 high로 바뀌는 시점 (rising edge)에서 4ms이내에 공급
이 되어야 합니다.
BCD210은 세 개의 범용 아날로그 인터페이스 핀 AIO_0, AIO_1, AIO_2를 제공합니다. 이 핀들은 내부
회로 및 제어용 신호를 액세스하기 위하여 사용됩니다. 이 중 핀 하나는 레퍼런스 전압(on-chip band
gap reference voltage)용으로 할당 되어야 하며, 나머지 두 개는 추가 기능을 위하여 사용될 수 있습니
다.
4.6 리셋 인터페이스 (Reset Interface)
BCD210은 RESETB 핀, 파워-온-리셋 (power on reset), UART 브레이크 시그널 (UART break character)
또는 소프트웨어 설정 와치독 타이머(software configured watchdog timer)를 통하여 리셋 됩니다.
RESETB 핀은 low일때 활성화되는 신호이며 (active low) 내부적으로 저주파 클록 발생기에 의하여 필터
링 됩니다. 리셋은 RESETB가 활성화 된 후 1.5~4ms사이에 수행되며 RESETB 에 5ms이상의 시간 동
안 신호가 가해지는 것을 권장합니다.
파워-온-리셋은 VDD_CORE 전압이 통상 1.5V 미만으로 떨어지면 발생하고, VDD_CORE 전압
이 통상 1.6V 보다 커지면 해제됩니다.
리셋이 발생하면, 입출력 설정이 가능한 디지털 I/O 핀들은 모두 입력 단으로 초기화 되어지며
출력전용 디지털 I/O핀들은 트라이스테이트(tri-state)로 초기화됩니다. PIO 핀들은 약한 풀다운
(weak pull-down)상태로 초기화됩니다.
Page 17 of 25