English
Language : 

HB54A5129F1 Datasheet, PDF (8/16 Pages) Elpida Memory – 512MB Registered DDR SDRAM DIMM
HB54A5129F1-A75B/B75B/10B
Block Diagram
VSS
/RS0
RS
DQS0
4 RS
DQ0 to DQ3
RS
DQS1
4 RS
DQ8 to DQ11
RS
DQS2
4 RS
DQ16 to DQ19
RS
DQS3
4 RS
DQ24 to DQ27
RS
DQS4
4 RS
DQ32 to DQ35
RS
DQS5
4 RS
DQ40 to DQ43
RS
DQS6
4 RS
DQ48 to DQ51
RS
DQS7
4 RS
DQ56 to DQ59
RS
DQS8
4 RS
CB0 to CB3
RS
DM0/DQS9
DQS /CS DM
DQ D0
4 RS
DQ4 to DQ7
RS
DM1/DQS10
DQS /CS DM
4 RS
DQ D1
DQ12 to DQ15
RS
DM2/DQS11
DQS /CS DM
4 RS
DQ D2
DQ20 to DQ23
RS
DM3/DQS12
DQS /CS DM
4 RS
DQ D3
DQ28 to DQ31
RS
DM4/DQS13
DQS /CS DM
4 RS
DQ D4
DQ36 to DQ39
RS
DM5/DQS14
DQS /CS DM
4 RS
DQ D5
DQ44 to DQ47
RS
DM6/DQS15
DQS /CS DM
4 RS
DQ D6
DQ52 to DQ55
RS
DM7/DQS16
DQS /CS DM
4 RS
DQ D7
DQ60 to DQ63
RS
DM8/DQS17
DQS /CS DM
DQ D8
4 RS
CB4 to CB7
DQS /CS DM
DQ D9
DQS /CS DM
DQ D10
DQS /CS DM
DQ D11
DQS /CS DM
DQ D12
DQS /CS DM
DQ D13
DQS /CS DM
DQ D14
DQS /CS DM
DQ D15
DQS /CS DM
DQ D16
DQS /CS DM
DQ D17
/S0 RS
BA0 to BA1 RS
R
E
A0 to A12 RS
G
/RAS RS
/CAS RS
I
S
T
CKE0 RS
E
/WE RS
R
PCK
/PCK
/RS0 -> /CS: SDRAMs D0 to D17
RBA0 to RBA1 -> BA0 to BA1: SDRAMs D0 to D17
RA0 to RA12 -> A0 to A12: SDRAMs D0 to D17
/RRAS -> /RAS: SDRAMs D0 to D17
/RCAS -> /CAS: SDRAMs D0 to D17
RCKE0A -> CKE: SDRAMs D0 to D17
/RWE -> /WE: SDRAMs D0 to D17
/RESET
SCL
* D0 to D17: HM5425401
U0: 2k bits EEPROM
RS: 22Ω
PLL: CDCV857
Register: SSTV16857
Serial PD
SCL
SDA
U0
SDA
VCCQ
VCC
D0 to D17
D0 to D17
A0 A1 A2
VREF
D0 to D17
SA0 SA1 SA2
VSS
VCCID
open
D0 to D17
CK0, /CK0
PLL*
Note: Wire per Clock loading table/Wiring diagrams.
Notes:
1. The SDA pull-up resistor is required due to
the open-drain/open-collector output.
2. The SCL pull-up resistor is recommended
because of the normal SCL line inacitve
"high" state.
Data Sheet E0090H40 (Ver. 4.0)
8