English
Language : 

CY7C1351G_13 Datasheet, PDF (4/21 Pages) Cypress Semiconductor – 4-Mbit (128 K x 36) Flow-Through SRAM with NoBL™ Architecture
Pin Configurations
Figure 1. 100-pin TQFP (14 × 20 × 1.4 mm) pinout[1]
CY7C1351G
BYTE C
BYTE D
DQPC
1
DQC
2
DQC
3
VDDQ
4
VSS
5
DQC
6
DQC
7
DQC
8
DQC
9
VSS
10
VDDQ
11
DQC
12
DQC
13
NC
14
VDD
15
NC
16
VSS
17
DQD
18
DQD
19
VDDQ
20
VSS
21
DQD
22
DQD
23
DQD
24
DQD
25
VSS
26
VDDQ
27
DQD
28
DQD
29
DQPD
30
CY7C1351G
80
DQPB
79
DQB
78
DQB
77
VDDQ
76
VSS
75
DQB
74
DQB
BYTE B
73
DQB
72
DQB
71
VSS
70
VDDQ
69
DQB
68
DQB
67
VSS
66
NC
65
VDD
64
ZZ
63
DQA
62
DQA
61
VDDQ
60
VSS
59
DQA
58
DQA
57
DQA
BYTE A
56
DQA
55
VSS
54
VDDQ
53
DQA
52
DQA
51
DQPA
Note
1. Errata: The ZZ pin (Pin 64) needs to be externally connected to ground. For more information, see "Errata" on page 18.
Document Number: 38-05513 Rev. *M
Page 4 of 21