English
Language : 

CY62128ELL-45ZXIT Datasheet, PDF (3/19 Pages) Cypress Semiconductor – 1-Mbit (128 K × 8) Static RAM
Pin Configuration
AA243
//AAOOO10210
8
9
10
11
12
13
14
15
VSS 16
25 A11
24 OE
23 A10
22
21
20
19
18
17
IICIII/////OOOOOE136547
32-Pin SOIC
Top View
C1
16 2
14 3
AA1726
AA5
4
5
6
7
32
31
VCC
A15
30 CE2
29 WE
28
27
AA183
26
AA9
CY62128E MoBL®
Figure 1. 32-pin STSOP pinout [1]
A11
25
A9
26
A8
A13
2226 78
WE
29
CE2
30
A15
31
VCC
32
NC
1
A16
2
AA1142
3
4
A7
5
A6
6
A5
A4
7
8
STSOP
Top View
(not to scale)
24 OE
23
22
21
20
A10
CE1
I/O7
I/O6
19 I/O5
18
17
16
I/O4
I/O3
GND
15 I/O2
14 I/O1
13 I/O0
12 A0
11 A1
10 A2
9 A3
Figure 2. 32-pin TSOP I pinout [1]
A11
A9
A8
A13
1
2
3
4
WE
5
CE2
6
A15
7
VCC
8
NC
9
A16
10
A14
11
A12
12
A7
13
A6
14
A5
15
A4
16
TSOP I
Top View
(not to scale)
32 OE
31 A10
30
29
CE1
I/O7
28 I/O6
27 I/O5
26
25
24
I/O4
I/O3
GND
23 I/O2
22 I/O1
21 I/O0
20 A0
19 A1
18 A2
17 A3
Figure 3. 32-pin SOIC pinout [1]
Top View
Top View
NAA11C46
1
2
3
AAA1726
AAAA5243
III///AAOOO10210
4
5
6
7
8
9
10
11
12
13
14
15
VSS 16
32
31
VCC
A15
30 CE2
29 WE
28
27
AA183
26
25
AA191
24 OE
23 A10
22
21
20
19
18
17
IICIII/////OOOOOE136547
A8
A13
3
4
WE
5
CE2
6
A15
7
VCC
8
NC
9
A16
10
AA1142
11
12
A7
13
A6
14
A5
15
A4
16
A11
25
A9
26
A8
A13
2226 78
WE
29
CE2
30
A15
31
VCC
32
NC
1
A16
2
A14
3
TSOP I
Top View
(not to scale)
STSOP
Top View
(not to scale)
Note
1. NC pins are not connected on the die.
Document Number: 38-05485 Rev. *K
Page 3 of 19