English
Language : 

PCI4510 Datasheet, PDF (6/220 Pages) Texas Instruments – PC CARD AND INTEGRATED 1394A-2000 OHCI TWO PORT PHY/LINK LAYER CONTROLLER
Section
Title
Page
5.14 ExCA Memory Windows 0−4 Start-Address High-Byte Registers . . . 5−14
5.15 ExCA Memory Windows 0−4 End-Address Low-Byte Registers . . . . 5−15
5.16 ExCA Memory Windows 0−4 End-Address High-Byte Registers . . . 5−15
5.17 ExCA Memory Windows 0−4 Offset-Address Low-Byte Registers . . 5−16
5.18 ExCA Memory Windows 0−4 Offset-Address High-Byte Registers . 5−17
5.19 ExCA Card Detect and General Control Register . . . . . . . . . . . . . . . . 5−18
5.20 ExCA Global Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5−19
5.21 ExCA I/O Windows 0 and 1 Offset-Address Low-Byte Registers . . . 5−20
5.22 ExCA I/O Windows 0 and 1 Offset-Address High-Byte Registers . . . 5−20
5.23 ExCA Memory Windows 0−4 Page Registers . . . . . . . . . . . . . . . . . . . 5−20
6 CardBus Socket Registers (Function 0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6−1
6.1 Socket Event Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6−2
6.2 Socket Mask Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6−3
6.3 Socket Present State Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6−4
6.4 Socket Force Event Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6−5
6.5 Socket Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6−7
6.6 Socket Power Management Register . . . . . . . . . . . . . . . . . . . . . . . . . . . 6−8
7 OHCI Controller Programming Model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−1
7.1 Vendor ID Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−2
7.2 Device ID Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−2
7.3 Command Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−3
7.4 Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−4
7.5 Class Code and Revision ID Register . . . . . . . . . . . . . . . . . . . . . . . . . . 7−5
7.6 Latency Timer and Class Cache Line Size Register . . . . . . . . . . . . . . 7−5
7.7 Header Type and BIST Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−6
7.8 OHCI Base Address Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−6
7.9 TI Extension Base Address Register . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−7
7.10 CardBus CIS Base Address Register . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−7
7.11 CardBus CIS Pointer Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−8
7.12 Subsystem Identification Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−8
7.13 Power Management Capabilities Pointer Register . . . . . . . . . . . . . . . 7−9
7.14 Interrupt Line Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−9
7.15 Interrupt Pin Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−10
7.16 MIN_GNT and MAX_LAT Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−10
7.17 OHCI Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−11
7.18 Capability ID and Next Item Pointer Registers . . . . . . . . . . . . . . . . . . . 7−11
7.19 Power Management Capabilities Register . . . . . . . . . . . . . . . . . . . . . . 7−12
7.20 Power Management Control and Status Register . . . . . . . . . . . . . . . . 7−13
7.21 Power Management Extension Registers . . . . . . . . . . . . . . . . . . . . . . . 7−13
7.22 PCI PHY Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−14
7.23 PCI Miscellaneous Configuration Register . . . . . . . . . . . . . . . . . . . . . . 7−15
7.24 Link Enhancement Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−16
7.25 Subsystem Access Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7−17
vi