English
Language : 

STA369BWS Datasheet, PDF (4/89 Pages) STMicroelectronics – 2.1-channel 40-watt high-efficiency digital audio system Sound Terminal™
Contents
STA369BWS
6.8
6.9
6.10
6.11
6.12
6.13
6.14
6.15
6.16
6.17
6.18
6.19
6.20
6.21
6.22
6.23
6.7.8 Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
Variable max power correction registers (addr 0x27 - 0x28) . . . . . . . . . . 64
Distortion compensation registers (addr 0x29 - 0x2A) . . . . . . . . . . . . . . . 64
Fault detect recovery constant registers (addr 0x2B - 0x2C) . . . . . . . . . . 64
Device status register (addr 0x2D) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
EQ coefficients and DRC configuration register (addr 0x31) . . . . . . . . . . 66
Extended configuration register (addr 0x36) . . . . . . . . . . . . . . . . . . . . . . 67
6.13.1 Dual-band DRC (B2DRC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
6.13.2 EQ DRC mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Soft volume configuration registers (addr 0x37 - 0x38) . . . . . . . . . . . . . . 70
DRC RMS filter coefficients (addr 0x39-0x3E) . . . . . . . . . . . . . . . . . . . . . 71
Extra volume resolution configuration registers (addr 0x3F) . . . . . . . . . . 72
Short-circuit protection mode registers SHOK (addr 0x46) . . . . . . . . . . . 73
Quantization error noise correction (addr 0x48) . . . . . . . . . . . . . . . . . . . . 74
Extended coefficient range up to +4/-4 (addr 0x49, 0x4A) . . . . . . . . . . . . 75
Miscellaneous registers (addr 0x4B, 0x4C) . . . . . . . . . . . . . . . . . . . . . . . 76
6.20.1 MISC1 (addr 0x4B) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
6.20.2 MISC2 (addr 0x4C) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
Global DRC after B2DRC (GDRC) bit (addr 0x4D, bit D0) . . . . . . . . . . . . 79
Bad PWM detection registers (addr 0x4D, 0x4E, 0x4F) . . . . . . . . . . . . . . 80
Coefficient RAM CRC protection (addr 0x60-0x6C) . . . . . . . . . . . . . . . . . 80
6.23.1 BQCHKE registers (addr 0x60 - 0x62) . . . . . . . . . . . . . . . . . . . . . . . . . 80
6.23.2 XCCHKE registers (addr 0x63 - 0x65) . . . . . . . . . . . . . . . . . . . . . . . . . . 81
6.23.3 BQCHKR registers (addr 0x66 - 0x68) . . . . . . . . . . . . . . . . . . . . . . . . . 81
6.23.4 XCCHKR registers (addr 0x69 - 0x6B) . . . . . . . . . . . . . . . . . . . . . . . . . 81
6.23.5 CHKCTRL register (addr 0x6C) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
6.23.6 Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
7
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
7.1 Applications schematic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
7.2 PLL filter circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
7.3 Typical output configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
8
Package thermal characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
4/89
Doc ID 16861 Rev 4