English
Language : 

32170 Datasheet, PDF (3/49 Pages) Mitsubishi Electric Semiconductor – SINGLE-CHIP 32-BIT CMOS MICROCOMPUTER
2001-5-14 Rev.1.0
Mitsubishi Microcomputers
32170 Group, 32174 Group
SINGLE-CHIP 32-BIT CMOS MICROCOMPUTER
Pin Assignment(top view)
20 JTMS
P216
/TO43
P214
/TO41
P210
/TO37
P102
/TO10
P116 TRDATA P112
/TO6
6
/TO2
P96 P77/ P73
P66
VCCE RESET /TO19 RTDCLK /HACK VCCE /SCLK5
P62
P202 P201 TRDATA
VSS /TXD5 /RXD4
3
19 JTCK
P217
/TO44
P215
/TO42
P211
/TO38
VDD
P117 TRDATA P113
/TO7
7
/TO3
P95 P76/ P72
P65
VSS MOD0 /TO18 RTDACK /HREQ VSS /SCLK4 P61
P200
TRDATA
VCCI /TXD4 N.C
1
18
JEVENT
0
JDBI
P213 P212
/TO40 /TO39
VCCI
P100
/TO8
P114 TRDATA P110 MOD1 P94 P75/ P71
/TO4
4
/TO0
/TO17 RTDRXD /WAIT
VCCI
P64
/SBI
VSS P203 P87 TRDATA TRDATA
/RXD5 /SCLK1 2
0
17
JEVENT
1
JTRST
JTDO
VSS
P101
/TO9
P115 TRDATA P111
/TO5
5
/TO1
FP
P97 P93 P74/ P70 P67 P63 FVCC P83 P84 P86 P85
/TO20 /TO16 RTDTXD /BCLK /ADTRG
/RXD0 /SCLK0 /RXD1 /TXD1
16
P104
/TO12
P103
/TO11
P105
/TO13
JTDI
P124 P107 P125 P106
15 /TCLK0 /TO15 /TCLK1 /TO14
P177 VCCE P82 VSS
/RXD3
/TXD0
P173 P174 P176 P175
/TIN25 /TXD2 /TXD3 /RXD2
14
VCCI
P127
/TCLK3
VSS
P126
/TCLK2
P132 P131 P133 P130
13 /TIN18 /TIN17 /TIN19 /TIN16
12
P136
/TIN22
P135
/TIN21
P137
/TIN23
P134
/TIN20
11
P140
/TIN8
VSS
P141
/TIN9
VCCE
10
P144
/TIN12
P145
/TIN13
P143
/TIN11
P142
/TIN10
P150 P151 P147 P146
9 /TIN0 /TIN1 /TIN15 /TIN14
8
P154
/TIN4
P155
/TIN5
P153
/TIN3
P152
/TIN2
P41 P42 P157 P156
7 /BLW /BHW /TIN7 /TIN6
M32170F3VWG
M32170F4VWG
M32170F6VWG
M32174F3VWG
M32174F4VWG
P165 P166 P172 P167
/TO26 /TO27 /TIN24 /TO28
P161 P162 P164 P163
/TO22 /TO23 /TO25 /TO24
P197 VCCI P160 VSS
/TIN33
/TO21
P193 P194 P196 P195
/TIN29 /TIN30 /TIN32 /TIN31
P187 P192 P190 P191
/TO36 /TIN28 /TIN26 /TIN27
P183 P186 P184 P185
/TO32 /TO35 /TO33 /TO34
VSS P182 P180 P181
/TO31 /TO29 /TO30
AD0IN14 VCCE AD0IN15 AVSS0
6 VREF1 AVCC1 VSS VCCI
AD0IN10 AD0IN13 AD0IN11 AD0IN12
5 AD1IN2 AD1IN3 AD1IN1 AD1IN0
AD0IN6 AD0IN9 AD0IN7 AD0IN8
4
AD1IN6 AD1IN7 AD1IN5 AD1IN15
P45
/CS1
P221
/CRX
P225
/A12
XOUT
VSS
P33
/A18
TRSYNC
P21
/A24
VSS
P27
/A30
P03 P07
/DB3 /DB7
P11
/DB9
AD0IN5 AD0IN3 AD0IN4
3 AD1IN8 AD1IN10 AD1IN4 AVSS1
P46
/A13
P222
VSS
OSC- P30
VCC /A15
P34
/A19
P20 VCCE P26
/A23
/A29
P02
/DB2
P06
/DB6
P10
/DB8
P14 AD0IN1 AD0IN0 AD0IN2
/DB12
2
AD1IN9 AD1IN11AD1IN13
P43
/RD
P47
/A14
P223
OSC-
VSS
VSS
P31
/A16
P35
/A20
P37
/A22
P23
/A26
P25
/A28
P01 P05
/DB1 /DB5
VSS
P13
P17 VREF0 AVCC0
/DB11 /DB15
1
P44 P220 P224
AD1IN12 AD1IN14 /CS0 /CTX /A11
XIN VCNT P32 TRCLK P36 P22
/A17
/A21 /A25
P24 P00
P04 VCCE P12 P15
P16
N.C
/A27 /DB0 /DB4
/DB10 /DB13 /DB14
A B C D E F GH JK L MN P R T U V WY
Package 255FBGA
Note 1: NC pin (W19, Y1) shows non-connect. Be open state.
Note 2: Use caution when using P224/A11 and P225/A12 because they have a debug event function.
Note 3: 255FBGA is currently under development.
Figure 2 Pin Layout Diagram of the 255FBGA
3