English
Language : 

HMT425S6AFR6A Datasheet, PDF (10/56 Pages) Hynix Semiconductor – DDR3L SDRAM Unbuffered SODIMMs Based on 4Gb A-die
4GB, 512Mx64 Module(2Rank of x16)
DQS0
DQS0
DM0
DQ [0:7]
DQS1
DQS1
DM1
DQ [8:15]
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D0
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D4
DQS2
DQS2
DM2
DQ [16:23]
DQS3
DQS3
DM3
DQ [24:31]
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D1
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D5
DQS4
DQS4
DM4
DQ [32:39]
DQS5
DQS5
DM5
DQ [40:47]
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D2
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D6
SCL
SA0
SA1
SCL
A0
A1
Temp Sensor
(with SPD)
SDA
A2
EVENT
The SPD may be
integrated with the Temp
EVENT
Sensor or may be
a separate component
SCL
SCL
SA0
SA1
A0
A1
(SPD)
SDA
A2
WP
Vtt
VDDSPD
VREFCA
VREFDQ
VDD
VSS
CK0
CK1
CK0
CK1
EVENT
RESET
Vtt
SPD/TS
D0–D7
D0–D7
D0–D7
D0–D7, SPD, Temp sensor
D0–D3
D0–D7
D0–D3
D0–D7
Temp Sensor
D0-D7
V1
D4
V2
D5
V3
V4
D6
D7
DQS6
DQS6
DM6
DQ [48:55]
DQS7
DQS7
DM7
DQ [56:63]
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D3
LDQS
LDQS
LDM
DQ [0:7]
UDQS
UDQS
UDM
DQ [8:15]
240ohm
+/-1%
ZQ
D7
Vtt
Vtt
VDD
VDD
V1
V2
V3
V4
D0
D1
D2
D3
Address and Control Lines
NOTES
1. DQ wiring may differ from that shown
however, DQ, DM, DQS, and DQS relation-
ships are maintained as shown
Rank 0
Rank 1
Vtt
Rev. 1.1 / Aug. 2013
10